-
-
-
-
-
GPS-一机多天线在变形监测中的应用
5-/$!lm*DM0d!""u"&q+(r,3
+/u/+q!,rI(zC37puB34FJ(zC3
7r5\*7=F m)-%<+W(@66
7&pR!&""<89W(vj6’/"u/+u
"#\4z89l:
-
svn资料大全 小白安装
... enable-shared
make
make install
8、安装svn
tar -zvxf subversion-1.5.0.tar.gz
tar zvxf subversion-deps-1.5.0-rc5.tar.gz
cp -ri subversion-1.5.0-rc5/* subversion-1.5.0
cd subversion-1.5.0
./configure --prefix=/usr/local/svn -with-apr=/usr/local/apr -with- ...
-
WinQTLCart
... MIM new model.
9. Improved single marker analysis.
10. More Improvement of MIM summary.
11. Improved MIM graph display.
12. Correct error on MIM for RI cross
13. Correct error on graph display.
14. Correct error on MIM Function.
-
lena图的编码
... j*Sd);
end
end
RandDbest=zeros(Rnum,1)+256^3;
RandDbests=zeros(Rnum,1);
RandDbesto=zeros(Rnum,1);
RandDbestj=zeros(Rnum,1);
RandDbestr=zeros(4096,1);%ri
RandDbestw=zeros(4096,1);%w是将水印分解后的数yi维数组
RandDbesta=zeros(4096,1);%a是参数
RandDbestrw=zeros( ...
-
基于Ve ri l og H DL的FI R数字滤波器设计与仿真
本文主要分析了FIR数字滤波器的基本结构和硬件构成特点,简要介绍了nR滤波器实现的方式优缺点;结合Ahera
公司的Stratix系列产品的特点.以一个基于MAC的8阶nR数字滤波器的设计为例,给出了使用Verilog硬件描述语言进
行数字逻辑设计的过程和方法。并且在QuartuslI的集成开发环境下编写HDL代码,进行综合;利用QuartusII内部的仿真器
对设计做脉冲响应仿真和验证。
-
经典JAVA EE企业应用实战基于WEBLOGIC JBOSS的JSF+EJB 3+JPA整合开发
... 了Java EE规范的三大主要规范JSF、EJB 3和JPA,其中JSF是Sun公司提供的JSF RI;EJB 3部分则包含Session Bean、Message Driven Bean的详细介绍。本书内容主要包括三部分,第一部分介绍Java EE开发的基础知识,以及如何搭建开发环境;第二部分详细讲解了JSF RI、EJB 3的Session Bean等Java EE知识;第三部分提供了一个JSF+EJB 3+ JPA整合 ...
-
汉字转拼音或首字母小工具 Excel方便实用
汉字 拼音 首字母 取前十个字母 转成大写
司刚军 si gang jun sgj sgj SGJ
北京 bei jing bj bj BJ
abc朝阳区 chao yang qu cyq cyq CYQ
山东日照 shan dong ri zhao sdrz sdrz SDRZ
-