基于VHDL语言的8位RISC-CPU设计
文件大小: 609k
源码售价: 10 个金币 积分规则     积分充值
资源说明:基于VHDL的RISC设计 在现代电路设计中,经常需要嵌入特定功能的CPU。在FPGA中实现这样的CPU,具有高速、灵活等优点。RISC是最通用的处理器结构,PowerPC TM、ARM TM 和MIPS TM是其中的代表。 本论文拟利用VHDL语言,完成一种简易的RISC的设计,并利用FPGA实现。
本源码包内暂不包含可直接显示的源代码文件,请下载源码包。