count23.fit.rpt
上传用户:sh57280931
上传日期:2022-08-10
资源大小:285k
文件大小:156k
源码类别:

VHDL/FPGA/Verilog

开发平台:

VHDL

  1. ; P18      ; 55         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  2. ; P19      ; 53         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  3. ; P20      ; 50         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  4. ; P21      ; 48         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  5. ; P22      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
  6. ; R1       ; 223        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  7. ; R2       ; 221        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  8. ; R3       ; 215        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  9. ; R4       ; 213        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  10. ; R5       ; 214        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  11. ; R6       ; 212        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  12. ; R7       ; 202        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  13. ; R8       ; 200        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  14. ; R9       ; 168        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  15. ; R10      ;            ;          ; GND                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
  16. ; R11      ;            ; 10       ; VCC_PLL6_OUT             ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
  17. ; R12      ;            ;          ; VCCA_PLL6                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
  18. ; R13      ;            ; 8        ; VCCPD8                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
  19. ; R14      ; 106        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  20. ; R15      ; 89         ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  21. ; R16      ; 83         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  22. ; R17      ; 81         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  23. ; R18      ; 63         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  24. ; R19      ; 61         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  25. ; R20      ;            ; 1        ; VREFB1                   ; power  ;              ;         ; --         ;                 ; --       ; --           ;
  26. ; R21      ; 54         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  27. ; R22      ; 52         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  28. ; T1       ; 219        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  29. ; T2       ; 217        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  30. ; T3       ; 207        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  31. ; T4       ; 205        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  32. ; T5       ; 210        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  33. ; T6       ; 208        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  34. ; T7       ; 186        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  35. ; T8       ; 172        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  36. ; T9       ; 170        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  37. ; T10      ; 156        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  38. ; T11      ;            ;          ; GNDA_PLL6                ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
  39. ; T12      ;            ;          ; GNDA_PLL6                ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
  40. ; T13      ; 120        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  41. ; T14      ; 108        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  42. ; T15      ; 98         ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  43. ; T16      ; 92         ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  44. ; T17      ; 67         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  45. ; T18      ; 65         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  46. ; T19      ; 66         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  47. ; T20      ; 64         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  48. ; T21      ; 58         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  49. ; T22      ; 56         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  50. ; U1       ; 211        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  51. ; U2       ; 209        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  52. ; U3       ;            ; 6        ; VREFB6                   ; power  ;              ;         ; --         ;                 ; --       ; --           ;
  53. ; U4       ; 206        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  54. ; U5       ; 204        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  55. ; U6       ; 179        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  56. ; U7       ; 180        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  57. ; U8       ; 173        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  58. ; U9       ; 171        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  59. ; U10      ; 158        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  60. ; U11      ;            ;          ; VCCD_PLL6                ; power  ;              ; 1.2V    ; --         ;                 ; --       ; --           ;
  61. ; U12      ; 130        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  62. ; U13      ; 112        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  63. ; U14      ; 103        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  64. ; U15      ; 99         ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  65. ; U16      ; 94         ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  66. ; U17      ; 71         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  67. ; U18      ; 69         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  68. ; U19      ; 70         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  69. ; U20      ; 68         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  70. ; U21      ; 62         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  71. ; U22      ; 60         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  72. ; V1       ; 203        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  73. ; V2       ; 201        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  74. ; V3       ; 198        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  75. ; V4       ; 196        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  76. ; V5       ; 188        ; 7        ; ^PORSEL                  ;        ;              ;         ; --         ;                 ; --       ; --           ;
  77. ; V6       ; 185        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  78. ; V7       ; 175        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  79. ; V8       ; 166        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  80. ; V9       ; 149        ; 10       ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  81. ; V10      ; 165        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  82. ; V11      ; 132        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  83. ; V12      ; 134        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  84. ; V13      ; 114        ; 8        ; count23[7]               ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
  85. ; V14      ; 105        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  86. ; V15      ; 97         ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  87. ; V16      ; 93         ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  88. ; V17      ; 90         ; 8        ; ^VCCSEL                  ;        ;              ;         ; --         ;                 ; --       ; --           ;
  89. ; V18      ; 75         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  90. ; V19      ; 73         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  91. ; V20      ;            ; 1        ; VREFB1                   ; power  ;              ;         ; --         ;                 ; --       ; --           ;
  92. ; V21      ; 74         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  93. ; V22      ; 72         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  94. ; W1       ; 199        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  95. ; W2       ; 197        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  96. ; W3       ; 194        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  97. ; W4       ; 192        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  98. ; W5       ; 182        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  99. ; W6       ;            ; 7        ; VREFB7                   ; power  ;              ;         ; --         ;                 ; --       ; --           ;
  100. ; W7       ; 177        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  101. ; W8       ;            ; 7        ; VREFB7                   ; power  ;              ;         ; --         ;                 ; --       ; --           ;
  102. ; W9       ; 148        ; 10       ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  103. ; W10      ; 142        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  104. ; W11      ; 133        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  105. ; W12      ; 135        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  106. ; W13      ; 128        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  107. ; W14      ; 109        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  108. ; W15      ; 102        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  109. ; W16      ; 101        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  110. ; W17      ; 95         ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  111. ; W18      ; 88         ; 8        ; ^nCONFIG                 ;        ;              ;         ; --         ;                 ; --       ; --           ;
  112. ; W19      ; 79         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  113. ; W20      ; 77         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  114. ; W21      ; 78         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  115. ; W22      ; 76         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  116. ; Y1       ; 195        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  117. ; Y2       ; 193        ; 6        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  118. ; Y3       ; 184        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  119. ; Y4       ; 189        ; 7        ; PLL_ENA                  ;        ;              ;         ; --         ;                 ; --       ; --           ;
  120. ; Y5       ; 162        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  121. ; Y6       ; 160        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  122. ; Y7       ; 154        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  123. ; Y8       ; 152        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  124. ; Y9       ; 146        ; 10       ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  125. ; Y10      ; 140        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  126. ; Y11      ; 143        ; 7        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  127. ; Y12      ; 136        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  128. ; Y13      ; 131        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  129. ; Y14      ; 110        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  130. ; Y15      ; 126        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  131. ; Y16      ; 121        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  132. ; Y17      ; 116        ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  133. ; Y18      ; 113        ; 8        ; count23[6]               ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
  134. ; Y19      ;            ; 8        ; VREFB8                   ; power  ;              ;         ; --         ;                 ; --       ; --           ;
  135. ; Y20      ; 91         ; 8        ; GND*                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
  136. ; Y21      ; 82         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  137. ; Y22      ; 80         ; 1        ; GND*                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
  138. +----------+------------+----------+--------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
  139. Note: Pin directions (input, output or bidir) are based on device operating in user mode.
  140. +-------------------------------------------------------------------------------+
  141. ; Output Pin Default Load For Reported TCO                                      ;
  142. +----------------------------------+-------+------------------------------------+
  143. ; I/O Standard                     ; Load  ; Termination Resistance             ;
  144. +----------------------------------+-------+------------------------------------+
  145. ; 3.3-V PCI                        ; 10 pF ; 25 Ohm (Parallel)                  ;
  146. ; 3.3-V PCI-X                      ; 10 pF ; 25 Ohm (Parallel)                  ;
  147. ; Differential 2.5-V SSTL Class II ; 0 pF  ; (See SSTL-2 Class II)              ;
  148. ; Differential 1.8-V SSTL Class II ; 0 pF  ; (See 1.8-V SSTL Class II)          ;
  149. ; LVDS                             ; 0 pF  ; 100 Ohm (Differential)             ;
  150. ; HyperTransport                   ; 0 pF  ; 100 Ohm (Differential)             ;
  151. ; Differential LVPECL              ; 0 pF  ; 100 Ohm (Differential)             ;
  152. ; 3.3-V LVTTL                      ; 0 pF  ; Not Available                      ;
  153. ; 3.3-V LVCMOS                     ; 0 pF  ; Not Available                      ;
  154. ; 2.5 V                            ; 0 pF  ; Not Available                      ;
  155. ; 1.8 V                            ; 0 pF  ; Not Available                      ;
  156. ; 1.5 V                            ; 0 pF  ; Not Available                      ;
  157. ; SSTL-2 Class I                   ; 0 pF  ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
  158. ; SSTL-2 Class II                  ; 0 pF  ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
  159. ; SSTL-18 Class I                  ; 0 pF  ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
  160. ; SSTL-18 Class II                 ; 0 pF  ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
  161. ; 1.5-V HSTL Class I               ; 0 pF  ; 50 Ohm (Parallel)                  ;
  162. ; 1.5-V HSTL Class II              ; 0 pF  ; 25 Ohm (Parallel)                  ;
  163. ; 1.8-V HSTL Class I               ; 0 pF  ; 50 Ohm (Parallel)                  ;
  164. ; 1.8-V HSTL Class II              ; 0 pF  ; 25 Ohm (Parallel)                  ;
  165. ; 1.2-V HSTL                       ; 0 pF  ; Not Available                      ;
  166. ; Differential SSTL-2              ; 0 pF  ; (See SSTL-2)                       ;
  167. ; Differential 1.8-V SSTL Class I  ; 0 pF  ; (See 1.8-V SSTL Class I)           ;
  168. ; Differential 1.5-V HSTL Class I  ; 0 pF  ; (See 1.5-V HSTL Class I)           ;
  169. ; Differential 1.5-V HSTL Class II ; 0 pF  ; (See 1.5-V HSTL Class II)          ;
  170. ; Differential 1.8-V HSTL Class I  ; 0 pF  ; (See 1.8-V HSTL Class I)           ;
  171. ; Differential 1.8-V HSTL Class II ; 0 pF  ; (See 1.8-V HSTL Class II)          ;
  172. ; Differential 1.2-V HSTL          ; 0 pF  ; Not Available                      ;
  173. +----------------------------------+-------+------------------------------------+
  174. Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.
  175. +----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
  176. ; Fitter Resource Utilization by Entity                                                                                                                                                                                                                                                                                                              ;
  177. +----------------------------+---------------------+-------+---------------------------+---------------+-------------------+-------+------+--------+--------------+---------+-----------+-----------+------+--------------+--------------------------------+--------------------+-------------------------------+---------------------+--------------+
  178. ; Compilation Hierarchy Node ; Combinational ALUTs ; ALMs  ; Dedicated Logic Registers ; I/O Registers ; Block Memory Bits ; M512s ; M4Ks ; M-RAMs ; DSP Elements ; DSP 9x9 ; DSP 18x18 ; DSP 36x36 ; Pins ; Virtual Pins ; Combinational with no register ; Register-Only      ; Combinational with a register ; Full Hierarchy Name ; Library Name ;
  179. ;                            ;                     ;       ;                           ;               ;                   ;       ;      ;        ;              ;         ;           ;           ;      ;              ; ALUT/register pair             ; ALUT/register pair ; ALUT/register pair            ;                     ;              ;
  180. +----------------------------+---------------------+-------+---------------------------+---------------+-------------------+-------+------+--------+--------------+---------+-----------+-----------+------+--------------+--------------------------------+--------------------+-------------------------------+---------------------+--------------+
  181. ; |count23                   ; 10 (10)             ; 5 (5) ; 8 (8)                     ; 0 (0)         ; 0                 ; 0     ; 0    ; 0      ; 0            ; 0       ; 0         ; 0         ; 9    ; 0            ; 2 (2)                          ; 0 (0)              ; 8 (8)                         ; |count23            ;              ;
  182. +----------------------------+---------------------+-------+---------------------------+---------------+-------------------+-------+------+--------+--------------+---------+-----------+-----------+------+--------------+--------------------------------+--------------------+-------------------------------+---------------------+--------------+
  183. Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.
  184. +------------------------------------------------------------------------------------------------------------------------------+
  185. ; Delay Chain Summary                                                                                                          ;
  186. +------------+----------+---------------+---------------+-----------------------+-----+------+---------+----------+------------+
  187. ; Name       ; Pin Type ; Pad to Core 0 ; Pad to Core 1 ; Pad to Input Register ; TCO ; TCOE ; DQS bus ; NDQS bus ; DQS output ;
  188. +------------+----------+---------------+---------------+-----------------------+-----+------+---------+----------+------------+
  189. ; count23[0] ; Output   ; --            ; --            ; --                    ; --  ; 0    ; --      ; --       ; --         ;
  190. ; count23[1] ; Output   ; --            ; --            ; --                    ; --  ; 0    ; --      ; --       ; --         ;
  191. ; count23[2] ; Output   ; --            ; --            ; --                    ; --  ; 0    ; --      ; --       ; --         ;
  192. ; count23[3] ; Output   ; --            ; --            ; --                    ; --  ; 0    ; --      ; --       ; --         ;
  193. ; count23[4] ; Output   ; --            ; --            ; --                    ; --  ; 0    ; --      ; --       ; --         ;
  194. ; count23[5] ; Output   ; --            ; --            ; --                    ; --  ; 0    ; --      ; --       ; --         ;
  195. ; count23[6] ; Output   ; --            ; --            ; --                    ; --  ; 0    ; --      ; --       ; --         ;
  196. ; count23[7] ; Output   ; --            ; --            ; --                    ; --  ; 0    ; --      ; --       ; --         ;
  197. ; ck         ; Input    ; 0             ; 0             ; --                    ; --  ; --   ; --      ; --       ; --         ;
  198. +------------+----------+---------------+---------------+-----------------------+-----+------+---------+----------+------------+
  199. +---------------------------------------------------+
  200. ; Pad To Core Delay Chain Fanout                    ;
  201. +---------------------+-------------------+---------+
  202. ; Source Pin / Fanout ; Pad To Core Index ; Setting ;
  203. +---------------------+-------------------+---------+
  204. ; ck                  ;                   ;         ;
  205. +---------------------+-------------------+---------+
  206. +-------------------------------------------------------------------------------------------------------------------------------------------+
  207. ; Control Signals                                                                                                                           ;
  208. +---------------+--------------------+---------+-------------+--------+----------------------+------------------+---------------------------+
  209. ; Name          ; Location           ; Fan-Out ; Usage       ; Global ; Global Resource Used ; Global Line Name ; Enable Signal Source Name ;
  210. +---------------+--------------------+---------+-------------+--------+----------------------+------------------+---------------------------+
  211. ; LessThan0~108 ; LCCOMB_X10_Y23_N24 ; 8       ; Sync. clear ; no     ; --                   ; --               ; --                        ;
  212. ; ck            ; PIN_N20            ; 8       ; Clock       ; yes    ; Global Clock         ; GCLK3            ; --                        ;
  213. +---------------+--------------------+---------+-------------+--------+----------------------+------------------+---------------------------+
  214. +-------------------------------------------------------------------------------------------------+
  215. ; Global & Other Fast Signals                                                                     ;
  216. +------+----------+---------+----------------------+------------------+---------------------------+
  217. ; Name ; Location ; Fan-Out ; Global Resource Used ; Global Line Name ; Enable Signal Source Name ;
  218. +------+----------+---------+----------------------+------------------+---------------------------+
  219. ; ck   ; PIN_N20  ; 8       ; Global Clock         ; GCLK3            ; --                        ;
  220. +------+----------+---------+----------------------+------------------+---------------------------+
  221. +---------------------------------+
  222. ; Non-Global High Fan-Out Signals ;
  223. +---------------+-----------------+
  224. ; Name          ; Fan-Out         ;
  225. +---------------+-----------------+
  226. ; LessThan0~108 ; 8               ;
  227. ; count[7]      ; 3               ;
  228. ; count[6]      ; 3               ;
  229. ; count[5]      ; 3               ;
  230. ; count[4]      ; 3               ;
  231. ; count[3]      ; 3               ;
  232. ; count[2]      ; 3               ;
  233. ; count[1]      ; 3               ;
  234. ; count[0]      ; 2               ;
  235. ; LessThan0~107 ; 1               ;
  236. ; Add0~149      ; 1               ;
  237. ; Add0~146      ; 1               ;
  238. ; Add0~145      ; 1               ;
  239. ; Add0~142      ; 1               ;
  240. ; Add0~141      ; 1               ;
  241. ; Add0~138      ; 1               ;
  242. ; Add0~137      ; 1               ;
  243. ; Add0~134      ; 1               ;
  244. ; Add0~133      ; 1               ;
  245. ; Add0~130      ; 1               ;
  246. ; Add0~129      ; 1               ;
  247. ; Add0~126      ; 1               ;
  248. ; Add0~125      ; 1               ;
  249. ; Add0~122      ; 1               ;
  250. ; Add0~121      ; 1               ;
  251. +---------------+-----------------+
  252. +-------------------------------------------------------------------+
  253. ; Interconnect Usage Summary                                        ;
  254. +-------------------------------------------+-----------------------+
  255. ; Interconnect Resource Type                ; Usage                 ;
  256. +-------------------------------------------+-----------------------+
  257. ; Block interconnects                       ; 10 / 51,960 ( < 1 % ) ;
  258. ; C16 interconnects                         ; 0 / 1,680 ( 0 % )     ;
  259. ; C4 interconnects                          ; 16 / 38,400 ( < 1 % ) ;
  260. ; DPA clocks                                ; 0 / 4 ( 0 % )         ;
  261. ; DQS bus muxes                             ; 0 / 18 ( 0 % )        ;
  262. ; DQS-18 I/O buses                          ; 0 / 4 ( 0 % )         ;
  263. ; DQS-4 I/O buses                           ; 0 / 18 ( 0 % )        ;
  264. ; DQS-9 I/O buses                           ; 0 / 8 ( 0 % )         ;
  265. ; Differential I/O clocks                   ; 0 / 32 ( 0 % )        ;
  266. ; Direct links                              ; 2 / 51,960 ( < 1 % )  ;
  267. ; Global clocks                             ; 1 / 16 ( 6 % )        ;
  268. ; Local interconnects                       ; 7 / 12,480 ( < 1 % )  ;
  269. ; NDQS bus muxes                            ; 0 / 18 ( 0 % )        ;
  270. ; NDQS-18 I/O buses                         ; 0 / 4 ( 0 % )         ;
  271. ; NDQS-4 I/O buses                          ; 0 / 18 ( 0 % )        ;
  272. ; NDQS-9 I/O buses                          ; 0 / 8 ( 0 % )         ;
  273. ; PLL transmitter or receiver load enables  ; 0 / 8 ( 0 % )         ;
  274. ; PLL transmitter or receiver synch. clocks ; 0 / 8 ( 0 % )         ;
  275. ; R24 interconnects                         ; 1 / 1,664 ( < 1 % )   ;
  276. ; R24/C16 interconnect drivers              ; 1 / 4,160 ( < 1 % )   ;
  277. ; R4 interconnects                          ; 13 / 59,488 ( < 1 % ) ;
  278. ; Regional clocks                           ; 0 / 32 ( 0 % )        ;
  279. +-------------------------------------------+-----------------------+
  280. +--------------------------------------------------------------------------+
  281. ; LAB Logic Elements                                                       ;
  282. +--------------------------------------------+-----------------------------+
  283. ; Number of Logic Elements  (Average = 5.00) ; Number of LABs  (Total = 1) ;
  284. +--------------------------------------------+-----------------------------+
  285. ; 1                                          ; 0                           ;
  286. ; 2                                          ; 0                           ;
  287. ; 3                                          ; 0                           ;
  288. ; 4                                          ; 0                           ;
  289. ; 5                                          ; 1                           ;
  290. ; 6                                          ; 0                           ;
  291. ; 7                                          ; 0                           ;
  292. ; 8                                          ; 0                           ;
  293. +--------------------------------------------+-----------------------------+
  294. +------------------------------------------------------------------+
  295. ; LAB-wide Signals                                                 ;
  296. +------------------------------------+-----------------------------+
  297. ; LAB-wide Signals  (Average = 1.00) ; Number of LABs  (Total = 1) ;
  298. +------------------------------------+-----------------------------+
  299. ; 1 Clock                            ; 1                           ;
  300. +------------------------------------+-----------------------------+
  301. +----------------------------------------------------------------------------+
  302. ; LAB Signals Sourced                                                        ;
  303. +----------------------------------------------+-----------------------------+
  304. ; Number of Signals Sourced  (Average = 10.00) ; Number of LABs  (Total = 1) ;
  305. +----------------------------------------------+-----------------------------+
  306. ; 0                                            ; 0                           ;
  307. ; 1                                            ; 0                           ;
  308. ; 2                                            ; 0                           ;
  309. ; 3                                            ; 0                           ;
  310. ; 4                                            ; 0                           ;
  311. ; 5                                            ; 0                           ;
  312. ; 6                                            ; 0                           ;
  313. ; 7                                            ; 0                           ;
  314. ; 8                                            ; 0                           ;
  315. ; 9                                            ; 0                           ;
  316. ; 10                                           ; 1                           ;
  317. +----------------------------------------------+-----------------------------+
  318. +-------------------------------------------------------------------------------+
  319. ; LAB Signals Sourced Out                                                       ;
  320. +-------------------------------------------------+-----------------------------+
  321. ; Number of Signals Sourced Out  (Average = 8.00) ; Number of LABs  (Total = 1) ;
  322. +-------------------------------------------------+-----------------------------+
  323. ; 0                                               ; 0                           ;
  324. ; 1                                               ; 0                           ;
  325. ; 2                                               ; 0                           ;
  326. ; 3                                               ; 0                           ;
  327. ; 4                                               ; 0                           ;
  328. ; 5                                               ; 0                           ;
  329. ; 6                                               ; 0                           ;
  330. ; 7                                               ; 0                           ;
  331. ; 8                                               ; 1                           ;
  332. +-------------------------------------------------+-----------------------------+
  333. +---------------------------------------------------------------------------+
  334. ; LAB Distinct Inputs                                                       ;
  335. +---------------------------------------------+-----------------------------+
  336. ; Number of Distinct Inputs  (Average = 1.00) ; Number of LABs  (Total = 1) ;
  337. +---------------------------------------------+-----------------------------+
  338. ; 0                                           ; 0                           ;
  339. ; 1                                           ; 1                           ;
  340. +---------------------------------------------+-----------------------------+
  341. +------------------------------------------+
  342. ; I/O Rules Summary                        ;
  343. +----------------------------------+-------+
  344. ; I/O Rules Statistic              ; Total ;
  345. +----------------------------------+-------+
  346. ; Total I/O Rules                  ; 31    ;
  347. ; Number of I/O Rules Passed       ; 4     ;
  348. ; Number of I/O Rules Failed       ; 0     ;
  349. ; Number of I/O Rules Unchecked    ; 0     ;
  350. ; Number of I/O Rules Inapplicable ; 27    ;
  351. +----------------------------------+-------+
  352. +--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
  353. ; I/O Rules Details                                                                                                                                                                                                                                                                          ;
  354. +--------------+-----------+-----------------------------------------+------------------------------------------------------------------------------------------------------+----------+--------------------------------------------------------------------------+------+-------------------+
  355. ; Status       ; ID        ; Category                                ; Rule Description                                                                                     ; Severity ; Information                                                              ; Area ; Extra Information ;
  356. +--------------+-----------+-----------------------------------------+------------------------------------------------------------------------------------------------------+----------+--------------------------------------------------------------------------+------+-------------------+
  357. ; Inapplicable ; IO_000001 ; Capacity Checks                         ; Number of pins in an I/O bank should not exceed the number of locations available.                   ; Critical ; No Location assignments found.                                           ; I/O  ;                   ;
  358. ; Inapplicable ; IO_000002 ; Capacity Checks                         ; Number of clocks in an I/O bank should not exceed the number of clocks available.                    ; Critical ; No Global Signal assignments found.                                      ; I/O  ;                   ;
  359. ; Inapplicable ; IO_000003 ; Capacity Checks                         ; Number of pins in a Vrefgroup should not exceed the number of locations available.                   ; Critical ; No Location assignments found.                                           ; I/O  ;                   ;
  360. ; Inapplicable ; IO_000004 ; Voltage Compatibility Checks            ; The I/O bank should support the requested VCCIO.                                                     ; Critical ; No IOBANK_VCCIO assignments found.                                       ; I/O  ;                   ;
  361. ; Inapplicable ; IO_000005 ; Voltage Compatibility Checks            ; The I/O bank should not have competing VREF values.                                                  ; Critical ; No VREF I/O Standard assignments found.                                  ; I/O  ;                   ;
  362. ; Pass         ; IO_000006 ; Voltage Compatibility Checks            ; The I/O bank should not have competing VCCIO values.                                                 ; Critical ; 0 such failures found.                                                   ; I/O  ;                   ;
  363. ; Inapplicable ; IO_000007 ; Valid Location Checks                   ; Checks for unavailable locations.                                                                    ; Critical ; No Location assignments found.                                           ; I/O  ;                   ;
  364. ; Inapplicable ; IO_000008 ; Valid Location Checks                   ; Checks for reserved locations.                                                                       ; Critical ; No reserved LogicLock region found.                                      ; I/O  ;                   ;
  365. ; Pass         ; IO_000009 ; I/O Properties Checks for One I/O       ; The location should support the requested I/O standard.                                              ; Critical ; 0 such failures found.                                                   ; I/O  ;                   ;
  366. ; Pass         ; IO_000010 ; I/O Properties Checks for One I/O       ; The location should support the requested I/O direction.                                             ; Critical ; 0 such failures found.                                                   ; I/O  ;                   ;
  367. ; Inapplicable ; IO_000011 ; I/O Properties Checks for One I/O       ; The location should support the requested Current Strength.                                          ; Critical ; No Current Strength assignments found.                                   ; I/O  ;                   ;
  368. ; Inapplicable ; IO_000012 ; I/O Properties Checks for One I/O       ; The location should support the requested On Chip Termination value.                                 ; Critical ; No Termination assignments found.                                        ; I/O  ;                   ;
  369. ; Inapplicable ; IO_000013 ; I/O Properties Checks for One I/O       ; The location should support the requested Bus Hold value.                                            ; Critical ; No Enable Bus-Hold Circuitry assignments found.                          ; I/O  ;                   ;
  370. ; Inapplicable ; IO_000014 ; I/O Properties Checks for One I/O       ; The location should support the requested Weak Pull Up value.                                        ; Critical ; No Weak Pull-Up Resistor assignments found.                              ; I/O  ;                   ;
  371. ; Inapplicable ; IO_000015 ; I/O Properties Checks for One I/O       ; The location should support the requested PCI Clamp Diode.                                           ; Critical ; No PCI I/O assignments found.                                            ; I/O  ;                   ;
  372. ; Inapplicable ; IO_000018 ; I/O Properties Checks for One I/O       ; The I/O standard should support the requested Current Strength.                                      ; Critical ; No Current Strength assignments found.                                   ; I/O  ;                   ;
  373. ; Inapplicable ; IO_000019 ; I/O Properties Checks for One I/O       ; The I/O standard should support the requested On Chip Termination value.                             ; Critical ; No Termination assignments found.                                        ; I/O  ;                   ;
  374. ; Inapplicable ; IO_000020 ; I/O Properties Checks for One I/O       ; The I/O standard should support the requested PCI Clamp Diode.                                       ; Critical ; No PCI I/O assignments found.                                            ; I/O  ;                   ;
  375. ; Inapplicable ; IO_000021 ; I/O Properties Checks for One I/O       ; The I/O standard should support the requested Weak Pull Up value.                                    ; Critical ; No Weak Pull-Up Resistor assignments found.                              ; I/O  ;                   ;
  376. ; Inapplicable ; IO_000022 ; I/O Properties Checks for One I/O       ; The I/O standard should support the requested Bus Hold value.                                        ; Critical ; No Enable Bus-Hold Circuitry assignments found.                          ; I/O  ;                   ;
  377. ; Inapplicable ; IO_000023 ; I/O Properties Checks for One I/O       ; The I/O standard should support the Open Drain value.                                                ; Critical ; No open drain assignments found.                                         ; I/O  ;                   ;
  378. ; Inapplicable ; IO_000024 ; I/O Properties Checks for One I/O       ; The I/O direction should support the On Chip Termination value.                                      ; Critical ; No Termination assignments found.                                        ; I/O  ;                   ;
  379. ; Inapplicable ; IO_000026 ; I/O Properties Checks for One I/O       ; On Chip Termination and Current Strength should not be used at the same time.                        ; Critical ; No Current Strength or Termination assignments found.                    ; I/O  ;                   ;
  380. ; Inapplicable ; IO_000027 ; I/O Properties Checks for One I/O       ; Weak Pull Up and Bus Hold should not be used at the same time.                                       ; Critical ; No Enable Bus-Hold Circuitry or Weak Pull-Up Resistor assignments found. ; I/O  ;                   ;
  381. ; Inapplicable ; IO_000032 ; I/O Properties Checks for Multiple I/Os ; I/O registers and SERDES should not be used at the same XY location.                                 ; Critical ; No I/O Registers or Differential I/O Standard assignments found.         ; I/O  ;                   ;
  382. ; Pass         ; IO_000033 ; Electromigration Checks                 ; Current density for consecutive I/Os should not exceed 250mA for row I/Os and 250mA for column I/Os. ; Critical ; 0 such failures found.                                                   ; I/O  ;                   ;
  383. ; Inapplicable ; IO_000034 ; SI Related Distance Checks              ; Single-ended outputs should be 1 LAB row(s) away from a differential I/O.                            ; High     ; No Differential I/O Standard assignments found.                          ; I/O  ;                   ;
  384. ; Inapplicable ; IO_000037 ; SI Related Distance Checks              ; Single-ended I/O and differential I/O should not coexist in a PLL output I/O bank.                   ; High     ; No Differential I/O Standard assignments found.                          ; I/O  ;                   ;
  385. ; Inapplicable ; IO_000038 ; SI Related SSO Limit Checks             ; Single-ended outputs and High-speed LVDS should not coexist in an I/O bank.                          ; High     ; No High-speed LVDS found.                                                ; I/O  ;                   ;
  386. ; Inapplicable ; IO_000042 ; SI Related SSO Limit Checks             ; No more than 20 outputs are allowed in a VREF group when VREF is being read from.                    ; High     ; No VREF I/O Standard assignments found.                                  ; I/O  ;                   ;
  387. ; Inapplicable ; IO_000040 ; SI Related SSO Limit Checks             ; The total drive strength of single ended outputs in a DPA bank should not exceed 120mA.              ; High     ; No DPA found.                                                            ; I/O  ;                   ;
  388. +--------------+-----------+-----------------------------------------+------------------------------------------------------------------------------------------------------+----------+--------------------------------------------------------------------------+------+-------------------+
  389. +-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
  390. ; I/O Rules Matrix                                                                                                                                                                                                                                                                                                                                                                                                                                                                        ;
  391. +--------------------+--------------+--------------+--------------+--------------+--------------+-----------+--------------+--------------+-----------+-----------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+-----------+--------------+--------------+--------------+--------------+--------------+
  392. ; Pin/Rules          ; IO_000001    ; IO_000002    ; IO_000003    ; IO_000004    ; IO_000005    ; IO_000006 ; IO_000007    ; IO_000008    ; IO_000009 ; IO_000010 ; IO_000011    ; IO_000012    ; IO_000013    ; IO_000014    ; IO_000015    ; IO_000018    ; IO_000019    ; IO_000020    ; IO_000021    ; IO_000022    ; IO_000023    ; IO_000024    ; IO_000026    ; IO_000027    ; IO_000032    ; IO_000033 ; IO_000034    ; IO_000037    ; IO_000038    ; IO_000042    ; IO_000040    ;
  393. +--------------------+--------------+--------------+--------------+--------------+--------------+-----------+--------------+--------------+-----------+-----------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+-----------+--------------+--------------+--------------+--------------+--------------+
  394. ; Total Pass         ; 0            ; 0            ; 0            ; 0            ; 0            ; 9         ; 0            ; 0            ; 9         ; 9         ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 9         ; 0            ; 0            ; 0            ; 0            ; 0            ;
  395. ; Total Unchecked    ; 0            ; 0            ; 0            ; 0            ; 0            ; 0         ; 0            ; 0            ; 0         ; 0         ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0         ; 0            ; 0            ; 0            ; 0            ; 0            ;
  396. ; Total Inapplicable ; 9            ; 9            ; 9            ; 9            ; 9            ; 0         ; 9            ; 9            ; 0         ; 0         ; 9            ; 9            ; 9            ; 9            ; 9            ; 9            ; 9            ; 9            ; 9            ; 9            ; 9            ; 9            ; 9            ; 9            ; 9            ; 0         ; 9            ; 9            ; 9            ; 9            ; 9            ;
  397. ; Total Fail         ; 0            ; 0            ; 0            ; 0            ; 0            ; 0         ; 0            ; 0            ; 0         ; 0         ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0         ; 0            ; 0            ; 0            ; 0            ; 0            ;
  398. ; count23[0]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
  399. ; count23[1]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
  400. ; count23[2]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
  401. ; count23[3]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
  402. ; count23[4]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
  403. ; count23[5]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
  404. ; count23[6]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
  405. ; count23[7]         ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
  406. ; ck                 ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Pass      ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Pass      ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ; Inapplicable ;
  407. +--------------------+--------------+--------------+--------------+--------------+--------------+-----------+--------------+--------------+-----------+-----------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+-----------+--------------+--------------+--------------+--------------+--------------+
  408. +-------------------------------------------------------------------------+
  409. ; Fitter Device Options                                                   ;
  410. +----------------------------------------------+--------------------------+
  411. ; Option                                       ; Setting                  ;
  412. +----------------------------------------------+--------------------------+
  413. ; Enable user-supplied start-up clock (CLKUSR) ; Off                      ;
  414. ; Enable device-wide reset (DEV_CLRn)          ; Off                      ;
  415. ; Enable device-wide output enable (DEV_OE)    ; Off                      ;
  416. ; Enable INIT_DONE output                      ; Off                      ;
  417. ; Configuration scheme                         ; Passive Serial           ;
  418. ; Error detection CRC                          ; Off                      ;
  419. ; nWS, nRS, nCS, CS                            ; Unreserved               ;
  420. ; RDYnBUSY                                     ; Unreserved               ;
  421. ; Data[7..1]                                   ; Unreserved               ;
  422. ; Data[0]                                      ; As input tri-stated      ;
  423. ; ASDO,nCSO                                    ; Unreserved               ;
  424. ; Reserve all unused pins                      ; As output driving ground ;
  425. ; Base pin-out file on sameframe device        ; Off                      ;
  426. +----------------------------------------------+--------------------------+
  427. +------------------------------------+
  428. ; Operating Settings and Conditions  ;
  429. +---------------------------+--------+
  430. ; Setting                   ; Value  ;
  431. +---------------------------+--------+
  432. ; Nominal Core Voltage      ; 1.20 V ;
  433. ; Low Junction Temperature  ; 0 癈   ;
  434. ; High Junction Temperature ; 85 癈  ;
  435. +---------------------------+--------+
  436. +----------------------------+
  437. ; Advanced Data - General    ;
  438. +--------------------+-------+
  439. ; Name               ; Value ;
  440. +--------------------+-------+
  441. ; Status Code        ; 0     ;
  442. ; Desired User Slack ; 0     ;
  443. ; Fit Attempts       ; 1     ;
  444. +--------------------+-------+
  445. +------------------------------------------------------------------------------------+
  446. ; Advanced Data - Placement Preparation                                              ;
  447. +--------------------------------------------------------------------------+---------+
  448. ; Name                                                                     ; Value   ;
  449. +--------------------------------------------------------------------------+---------+
  450. ; Auto Fit Point 1 - Fit Attempt 1                                         ; ff      ;
  451. ; Mid Wire Use - Fit Attempt 1                                             ; 0       ;
  452. ; Mid Slack - Fit Attempt 1                                                ; -3189   ;
  453. ; Internal Atom Count - Fit Attempt 1                                      ; 19      ;
  454. ; LE/ALM Count - Fit Attempt 1                                             ; 6       ;
  455. ; LAB Count - Fit Attempt 1                                                ; 2       ;
  456. ; Outputs per Lab - Fit Attempt 1                                          ; 4.000   ;
  457. ; Inputs per LAB - Fit Attempt 1                                           ; 0.000   ;
  458. ; Global Inputs per LAB - Fit Attempt 1                                    ; 0.500   ;
  459. ; LAB Constraint 'CE + async load' - Fit Attempt 1                         ; 0:2     ;
  460. ; LAB Constraint 'non-global clock + sync load' - Fit Attempt 1            ; 0:2     ;
  461. ; LAB Constraint 'non-global controls' - Fit Attempt 1                     ; 0:1;1:1 ;
  462. ; LAB Constraint 'deterministic LABSMUXA/LABSMUXB overuse' - Fit Attempt 1 ; 0:2     ;
  463. ; LAB Constraint 'deterministic LABSMUXE/LABSMUXF overuse' - Fit Attempt 1 ; 0:1;1:1 ;
  464. ; LAB Constraint 'global controls' - Fit Attempt 1                         ; 0:1;1:1 ;
  465. ; LAB Constraint 'global non-clock/non-asynch_clear' - Fit Attempt 1       ; 0:2     ;
  466. ; LAB Constraint 'clock / ce pair constraint' - Fit Attempt 1              ; 0:1;1:1 ;
  467. ; LAB Constraint 'clock constraint' - Fit Attempt 1                        ; 0:1;1:1 ;
  468. ; LAB Constraint 'carry chain tie-off constraint' - Fit Attempt 1          ; 0:1;1:1 ;
  469. ; LAB Constraint 'aload_aclr pair with aload used' - Fit Attempt 1         ; 0:2     ;
  470. ; LAB Constraint 'aload_aclr pair' - Fit Attempt 1                         ; 0:1;1:1 ;
  471. ; LAB Constraint 'true sload_sclear pair' - Fit Attempt 1                  ; 0:1;1:1 ;
  472. ; LAB Constraint 'constant sload_sclear pair' - Fit Attempt 1              ; 0:1;1:1 ;
  473. ; LAB Constraint 'has placement constraint' - Fit Attempt 1                ; 0:2     ;
  474. ; LEs in Chains - Fit Attempt 1                                            ; 8       ;
  475. ; LEs in Long Chains - Fit Attempt 1                                       ; 0       ;
  476. ; LABs with Chains - Fit Attempt 1                                         ; 1       ;
  477. ; LABs with Multiple Chains - Fit Attempt 1                                ; 0       ;
  478. ; Time - Fit Attempt 1                                                     ; 0       ;
  479. ; Time in tsm_tan.dll - Fit Attempt 1                                      ; 0.001   ;
  480. +--------------------------------------------------------------------------+---------+
  481. +---------------------------------------------+
  482. ; Advanced Data - Placement                   ;
  483. +-------------------------------------+-------+
  484. ; Name                                ; Value ;
  485. +-------------------------------------+-------+
  486. ; Auto Fit Point 2 - Fit Attempt 1    ; ff    ;
  487. ; Early Wire Use - Fit Attempt 1      ; 0     ;
  488. ; Early Slack - Fit Attempt 1         ; -1835 ;
  489. ; Auto Fit Point 4 - Fit Attempt 1    ; ff    ;
  490. ; Auto Fit Point 5 - Fit Attempt 1    ; ff    ;
  491. ; Auto Fit Point 4 - Fit Attempt 1    ; ff    ;
  492. ; Mid Wire Use - Fit Attempt 1        ; 0     ;
  493. ; Mid Slack - Fit Attempt 1           ; -1835 ;
  494. ; Auto Fit Point 5 - Fit Attempt 1    ; ff    ;
  495. ; Late Wire Use - Fit Attempt 1       ; 0     ;
  496. ; Late Slack - Fit Attempt 1          ; -1835 ;
  497. ; Peak Regional Wire - Fit Attempt 1  ; 0.000 ;
  498. ; Auto Fit Point 6 - Fit Attempt 1    ; ff    ;
  499. ; Time - Fit Attempt 1                ; 0     ;
  500. ; Time in tsm_tan.dll - Fit Attempt 1 ; 0.001 ;
  501. +-------------------------------------+-------+
  502. +---------------------------------------------+
  503. ; Advanced Data - Routing                     ;
  504. +-------------------------------------+-------+
  505. ; Name                                ; Value ;
  506. +-------------------------------------+-------+
  507. ; Early Slack - Fit Attempt 1         ; -897  ;
  508. ; Early Wire Use - Fit Attempt 1      ; 0     ;
  509. ; Peak Regional Wire - Fit Attempt 1  ; 0     ;
  510. ; Mid Slack - Fit Attempt 1           ; -1054 ;
  511. ; Late Slack - Fit Attempt 1          ; -1054 ;
  512. ; Late Wire Use - Fit Attempt 1       ; 0     ;
  513. ; Time - Fit Attempt 1                ; 0     ;
  514. ; Time in tsm_tan.dll - Fit Attempt 1 ; 0.008 ;
  515. +-------------------------------------+-------+
  516. +-----------------+
  517. ; Fitter Messages ;
  518. +-----------------+
  519. Info: *******************************************************************
  520. Info: Running Quartus II Fitter
  521.     Info: Version 7.2 Build 151 09/26/2007 SJ Full Version
  522.     Info: Processing started: Wed Mar 04 15:53:06 2009
  523. Info: Command: quartus_fit --read_settings_files=off --write_settings_files=off count23 -c count23
  524. Info: Automatically selected device EP2S15F484C3 for design count23
  525. Warning: The high junction temperature operating condition is not set. Assuming a default value of '85'.
  526. Warning: The low junction temperature operating condition is not set. Assuming a default value of '0'.
  527. Info: Fitter is performing an Auto Fit compilation, which may decrease Fitter effort to reduce compilation time
  528. Info: The Fitter has identified 1 logical partitions of which 0 have a previous placement to use
  529.     Info: Previous placement does not exist for 27 of 27 atoms in partition Top
  530. Info: Device migration not selected. If you intend to use device migration later, you may need to change the pin assignments as they may be incompatible with other devices
  531.     Info: Device EP2S30F484C3 is compatible
  532.     Info: Device EP2S60F484C3 is compatible
  533.     Info: Device EP2S60F484C3ES is compatible
  534. Info: Fitter converted 1 user pins into dedicated programming pins
  535.     Info: Pin ~DATA0~ is reserved at location E13
  536. Warning: No exact pin location assignment(s) for 9 pins of 9 total pins
  537.     Info: Pin count23[0] not assigned to an exact location on the device
  538.     Info: Pin count23[1] not assigned to an exact location on the device
  539.     Info: Pin count23[2] not assigned to an exact location on the device
  540.     Info: Pin count23[3] not assigned to an exact location on the device
  541.     Info: Pin count23[4] not assigned to an exact location on the device
  542.     Info: Pin count23[5] not assigned to an exact location on the device
  543.     Info: Pin count23[6] not assigned to an exact location on the device
  544.     Info: Pin count23[7] not assigned to an exact location on the device
  545.     Info: Pin ck not assigned to an exact location on the device
  546. Info: Fitter is using the Classic Timing Analyzer
  547. Info: Timing requirements not specified -- quality metrics such as performance and power consumption may be sacrificed to reduce compilation time.
  548. Info: Automatically promoted node ck (placed in PIN N20 (CLK3p, Input))
  549.     Info: Automatically promoted destinations to use location or clock signal Global Clock CLKCTRL_G3
  550. Info: Starting register packing
  551. Info: Finished register packing: elapsed time is 00:00:00
  552.     Extra Info: No registers were packed into other blocks
  553. Info: Statistics of I/O pins that need to be placed that use the same VCCIO and VREF, before I/O pin placement
  554.     Info: Number of I/O pins in group: 8 (unused VREF, 3.30 VCCIO, 0 input, 8 output, 0 bidirectional)
  555.         Info: I/O standards used: 3.3-V LVTTL.
  556. Info: I/O bank details before I/O pin placement
  557.     Info: Statistics of I/O banks
  558.         Info: I/O bank number 1 does not use VREF pins and has undetermined VCCIO pins. 1 total pin(s) used --  39 pins available
  559.         Info: I/O bank number 2 does not use VREF pins and has undetermined VCCIO pins. 0 total pin(s) used --  44 pins available
  560.         Info: I/O bank number 3 does not use VREF pins and has undetermined VCCIO pins. 1 total pin(s) used --  49 pins available
  561.         Info: I/O bank number 4 does not use VREF pins and has undetermined VCCIO pins. 0 total pin(s) used --  35 pins available
  562.         Info: I/O bank number 5 does not use VREF pins and has undetermined VCCIO pins. 0 total pin(s) used --  44 pins available
  563.         Info: I/O bank number 6 does not use VREF pins and has undetermined VCCIO pins. 0 total pin(s) used --  40 pins available
  564.         Info: I/O bank number 7 does not use VREF pins and has undetermined VCCIO pins. 0 total pin(s) used --  34 pins available
  565.         Info: I/O bank number 8 does not use VREF pins and has undetermined VCCIO pins. 0 total pin(s) used --  43 pins available
  566.         Info: I/O bank number 9 does not use VREF pins and has undetermined VCCIO pins. 0 total pin(s) used --  6 pins available
  567.         Info: I/O bank number 10 does not use VREF pins and has undetermined VCCIO pins. 0 total pin(s) used --  6 pins available
  568. Info: Fitter placement preparation operations beginning
  569. Info: Fitter placement preparation operations ending: elapsed time is 00:00:00
  570. Info: Fitter placement operations beginning
  571. Info: Fitter placement was successful
  572. Info: Fitter placement operations ending: elapsed time is 00:00:00
  573. Info: Estimated most critical path is register to register delay of 1.402 ns
  574.     Info: 1: + IC(0.000 ns) + CELL(0.000 ns) = 0.000 ns; Loc. = LAB_X10_Y23; Fanout = 4; REG Node = 'count[2]'
  575.     Info: 2: + IC(0.131 ns) + CELL(0.272 ns) = 0.403 ns; Loc. = LAB_X10_Y23; Fanout = 1; COMB Node = 'LessThan0~107'
  576.     Info: 3: + IC(0.247 ns) + CELL(0.154 ns) = 0.804 ns; Loc. = LAB_X10_Y23; Fanout = 8; COMB Node = 'LessThan0~108'
  577.     Info: 4: + IC(0.201 ns) + CELL(0.397 ns) = 1.402 ns; Loc. = LAB_X10_Y23; Fanout = 3; REG Node = 'count[0]'
  578.     Info: Total cell delay = 0.823 ns ( 58.70 % )
  579.     Info: Total interconnect delay = 0.579 ns ( 41.30 % )
  580. Info: Fitter routing operations beginning
  581. Info: Average interconnect usage is 0% of the available device resources
  582.     Info: Peak interconnect usage is 0% of the available device resources in the region that extends from location X0_Y14 to location X12_Y27
  583. Info: Fitter routing operations ending: elapsed time is 00:00:00
  584. Info: The Fitter performed an Auto Fit compilation.  Optimizations were skipped to reduce compilation time.
  585.     Info: Optimizations that may affect the design's routability were skipped
  586.     Info: Optimizations that may affect the design's timing were skipped
  587. Info: Started post-fitting delay annotation
  588. Warning: Found 8 output pins without output pin load capacitance assignment
  589.     Info: Pin "count23[0]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
  590.     Info: Pin "count23[1]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
  591.     Info: Pin "count23[2]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
  592.     Info: Pin "count23[3]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
  593.     Info: Pin "count23[4]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
  594.     Info: Pin "count23[5]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
  595.     Info: Pin "count23[6]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
  596.     Info: Pin "count23[7]" has no specified output pin load capacitance -- assuming default load capacitance of 0 pF for timing analysis
  597. Info: Delay annotation completed successfully
  598. Warning: The Reserve All Unused Pins setting has not been specified, and will default to 'As output driving ground'.
  599. Info: Generated suppressed messages file C:/Users/QY/Desktop/VHDL/count23/count23.fit.smsg
  600. Info: Quartus II Fitter was successful. 0 errors, 5 warnings
  601.     Info: Allocated 216 megabytes of memory during processing
  602.     Info: Processing ended: Wed Mar 04 15:53:11 2009
  603.     Info: Elapsed time: 00:00:05
  604. +----------------------------+
  605. ; Fitter Suppressed Messages ;
  606. +----------------------------+
  607. The suppressed messages can be found in C:/Users/QY/Desktop/VHDL/count23/count23.fit.smsg.