sb1250_mc.h
上传用户:jlfgdled
上传日期:2013-04-10
资源大小:33168k
文件大小:22k
源码类别:

Linux/Unix编程

开发平台:

Unix_Linux

  1. /*  *********************************************************************
  2.     *  SB1250 Board Support Package
  3.     *
  4.     *  Memory Controller constants              File: sb1250_mc.h
  5.     *
  6.     *  This module contains constants and macros useful for
  7.     *  programming the memory controller.
  8.     *
  9.     *  SB1250 specification level:  User's manual 1/02/02
  10.     *
  11.     *  Author:  Mitch Lichtenberg (mpl@broadcom.com)
  12.     *
  13.     *********************************************************************
  14.     *
  15.     *  Copyright 2000,2001
  16.     *  Broadcom Corporation. All rights reserved.
  17.     *
  18.     *  This program is free software; you can redistribute it and/or
  19.     *  modify it under the terms of the GNU General Public License as
  20.     *  published by the Free Software Foundation; either version 2 of
  21.     *  the License, or (at your option) any later version.
  22.     *
  23.     *  This program is distributed in the hope that it will be useful,
  24.     *  but WITHOUT ANY WARRANTY; without even the implied warranty of
  25.     *  MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
  26.     *  GNU General Public License for more details.
  27.     *
  28.     *  You should have received a copy of the GNU General Public License
  29.     *  along with this program; if not, write to the Free Software
  30.     *  Foundation, Inc., 59 Temple Place, Suite 330, Boston,
  31.     *  MA 02111-1307 USA
  32.     ********************************************************************* */
  33. #ifndef _SB1250_MC_H
  34. #define _SB1250_MC_H
  35. #include "sb1250_defs.h"
  36. /*
  37.  * Memory Channel Config Register (table 6-14)
  38.  */
  39. #define S_MC_RESERVED0              0
  40. #define M_MC_RESERVED0              _SB_MAKEMASK(8,S_MC_RESERVED0)
  41. #define S_MC_CHANNEL_SEL            8
  42. #define M_MC_CHANNEL_SEL            _SB_MAKEMASK(8,S_MC_CHANNEL_SEL)
  43. #define V_MC_CHANNEL_SEL(x)         _SB_MAKEVALUE(x,S_MC_CHANNEL_SEL)
  44. #define G_MC_CHANNEL_SEL(x)         _SB_GETVALUE(x,S_MC_CHANNEL_SEL,M_MC_CHANNEL_SEL)
  45. #define S_MC_BANK0_MAP              16
  46. #define M_MC_BANK0_MAP              _SB_MAKEMASK(4,S_MC_BANK0_MAP)
  47. #define V_MC_BANK0_MAP(x)           _SB_MAKEVALUE(x,S_MC_BANK0_MAP)
  48. #define G_MC_BANK0_MAP(x)           _SB_GETVALUE(x,S_MC_BANK0_MAP,M_MC_BANK0_MAP)
  49. #define K_MC_BANK0_MAP_DEFAULT      0x00
  50. #define V_MC_BANK0_MAP_DEFAULT      V_MC_BANK0_MAP(K_MC_BANK0_MAP_DEFAULT)
  51. #define S_MC_BANK1_MAP              20
  52. #define M_MC_BANK1_MAP              _SB_MAKEMASK(4,S_MC_BANK1_MAP)
  53. #define V_MC_BANK1_MAP(x)           _SB_MAKEVALUE(x,S_MC_BANK1_MAP)
  54. #define G_MC_BANK1_MAP(x)           _SB_GETVALUE(x,S_MC_BANK1_MAP,M_MC_BANK1_MAP)
  55. #define K_MC_BANK1_MAP_DEFAULT      0x08
  56. #define V_MC_BANK1_MAP_DEFAULT      V_MC_BANK1_MAP(K_MC_BANK1_MAP_DEFAULT)
  57. #define S_MC_BANK2_MAP              24
  58. #define M_MC_BANK2_MAP              _SB_MAKEMASK(4,S_MC_BANK2_MAP)
  59. #define V_MC_BANK2_MAP(x)           _SB_MAKEVALUE(x,S_MC_BANK2_MAP)
  60. #define G_MC_BANK2_MAP(x)           _SB_GETVALUE(x,S_MC_BANK2_MAP,M_MC_BANK2_MAP)
  61. #define K_MC_BANK2_MAP_DEFAULT      0x09
  62. #define V_MC_BANK2_MAP_DEFAULT      V_MC_BANK2_MAP(K_MC_BANK2_MAP_DEFAULT)
  63. #define S_MC_BANK3_MAP              28
  64. #define M_MC_BANK3_MAP              _SB_MAKEMASK(4,S_MC_BANK3_MAP)
  65. #define V_MC_BANK3_MAP(x)           _SB_MAKEVALUE(x,S_MC_BANK3_MAP)
  66. #define G_MC_BANK3_MAP(x)           _SB_GETVALUE(x,S_MC_BANK3_MAP,M_MC_BANK3_MAP)
  67. #define K_MC_BANK3_MAP_DEFAULT      0x0C
  68. #define V_MC_BANK3_MAP_DEFAULT      V_MC_BANK3_MAP(K_MC_BANK3_MAP_DEFAULT)
  69. #define M_MC_RESERVED1              _SB_MAKEMASK(8,32)
  70. #define S_MC_QUEUE_SIZE     40
  71. #define M_MC_QUEUE_SIZE             _SB_MAKEMASK(4,S_MC_QUEUE_SIZE)
  72. #define V_MC_QUEUE_SIZE(x)          _SB_MAKEVALUE(x,S_MC_QUEUE_SIZE)
  73. #define G_MC_QUEUE_SIZE(x)          _SB_GETVALUE(x,S_MC_QUEUE_SIZE,M_MC_QUEUE_SIZE)
  74. #define V_MC_QUEUE_SIZE_DEFAULT     V_MC_QUEUE_SIZE(0x0A)
  75. #define S_MC_AGE_LIMIT              44
  76. #define M_MC_AGE_LIMIT              _SB_MAKEMASK(4,S_MC_AGE_LIMIT)
  77. #define V_MC_AGE_LIMIT(x)           _SB_MAKEVALUE(x,S_MC_AGE_LIMIT)
  78. #define G_MC_AGE_LIMIT(x)           _SB_GETVALUE(x,S_MC_AGE_LIMIT,M_MC_AGE_LIMIT)
  79. #define V_MC_AGE_LIMIT_DEFAULT      V_MC_AGE_LIMIT(8)
  80. #define S_MC_WR_LIMIT               48
  81. #define M_MC_WR_LIMIT               _SB_MAKEMASK(4,S_MC_WR_LIMIT)
  82. #define V_MC_WR_LIMIT(x)            _SB_MAKEVALUE(x,S_MC_WR_LIMIT)
  83. #define G_MC_WR_LIMIT(x)            _SB_GETVALUE(x,S_MC_WR_LIMIT,M_MC_WR_LIMIT)
  84. #define V_MC_WR_LIMIT_DEFAULT       V_MC_WR_LIMIT(5)
  85. #define M_MC_IOB1HIGHPRIORITY     _SB_MAKEMASK1(52)
  86. #define M_MC_RESERVED2              _SB_MAKEMASK(3,53)
  87. #define S_MC_CS_MODE                56
  88. #define M_MC_CS_MODE                _SB_MAKEMASK(4,S_MC_CS_MODE)
  89. #define V_MC_CS_MODE(x)             _SB_MAKEVALUE(x,S_MC_CS_MODE)
  90. #define G_MC_CS_MODE(x)             _SB_GETVALUE(x,S_MC_CS_MODE,M_MC_CS_MODE)
  91. #define K_MC_CS_MODE_MSB_CS         0
  92. #define K_MC_CS_MODE_INTLV_CS       15
  93. #define K_MC_CS_MODE_MIXED_CS_10    12
  94. #define K_MC_CS_MODE_MIXED_CS_30    6
  95. #define K_MC_CS_MODE_MIXED_CS_32    3
  96. #define V_MC_CS_MODE_MSB_CS         V_MC_CS_MODE(K_MC_CS_MODE_MSB_CS)
  97. #define V_MC_CS_MODE_INTLV_CS       V_MC_CS_MODE(K_MC_CS_MODE_INTLV_CS)
  98. #define V_MC_CS_MODE_MIXED_CS_10    V_MC_CS_MODE(K_MC_CS_MODE_MIXED_CS_10)
  99. #define V_MC_CS_MODE_MIXED_CS_30    V_MC_CS_MODE(K_MC_CS_MODE_MIXED_CS_30)
  100. #define V_MC_CS_MODE_MIXED_CS_32    V_MC_CS_MODE(K_MC_CS_MODE_MIXED_CS_32)
  101. #define M_MC_ECC_DISABLE            _SB_MAKEMASK1(60)
  102. #define M_MC_BERR_DISABLE           _SB_MAKEMASK1(61)
  103. #define M_MC_FORCE_SEQ              _SB_MAKEMASK1(62)
  104. #define M_MC_DEBUG                  _SB_MAKEMASK1(63)
  105. #define V_MC_CONFIG_DEFAULT     V_MC_WR_LIMIT_DEFAULT | V_MC_AGE_LIMIT_DEFAULT | 
  106. V_MC_BANK0_MAP_DEFAULT | V_MC_BANK1_MAP_DEFAULT | 
  107. V_MC_BANK2_MAP_DEFAULT | V_MC_BANK3_MAP_DEFAULT | V_MC_CHANNEL_SEL(0) | 
  108.                                 M_MC_IOB1HIGHPRIORITY | V_MC_QUEUE_SIZE_DEFAULT
  109. /*
  110.  * Memory clock config register (Table 6-15)
  111.  *
  112.  * Note: this field has been updated to be consistent with the errata to 0.2
  113.  */
  114. #define S_MC_CLK_RATIO              0
  115. #define M_MC_CLK_RATIO              _SB_MAKEMASK(4,S_MC_CLK_RATIO)
  116. #define V_MC_CLK_RATIO(x)           _SB_MAKEVALUE(x,S_MC_CLK_RATIO)
  117. #define G_MC_CLK_RATIO(x)           _SB_GETVALUE(x,S_MC_CLK_RATIO,M_MC_CLK_RATIO)
  118. #define K_MC_CLK_RATIO_2X           4
  119. #define K_MC_CLK_RATIO_25X          5
  120. #define K_MC_CLK_RATIO_3X           6
  121. #define K_MC_CLK_RATIO_35X          7
  122. #define K_MC_CLK_RATIO_4X           8
  123. #define K_MC_CLK_RATIO_45X     9
  124. #define V_MC_CLK_RATIO_2X     V_MC_CLK_RATIO(K_MC_CLK_RATIO_2X)
  125. #define V_MC_CLK_RATIO_25X          V_MC_CLK_RATIO(K_MC_CLK_RATIO_25X)
  126. #define V_MC_CLK_RATIO_3X           V_MC_CLK_RATIO(K_MC_CLK_RATIO_3X)
  127. #define V_MC_CLK_RATIO_35X          V_MC_CLK_RATIO(K_MC_CLK_RATIO_35X)
  128. #define V_MC_CLK_RATIO_4X           V_MC_CLK_RATIO(K_MC_CLK_RATIO_4X)
  129. #define V_MC_CLK_RATIO_45X          V_MC_CLK_RATIO(K_MC_CLK_RATIO_45X)
  130. #define V_MC_CLK_RATIO_DEFAULT      V_MC_CLK_RATIO_25X
  131. #define S_MC_REF_RATE                8
  132. #define M_MC_REF_RATE                _SB_MAKEMASK(8,S_MC_REF_RATE)
  133. #define V_MC_REF_RATE(x)             _SB_MAKEVALUE(x,S_MC_REF_RATE)
  134. #define G_MC_REF_RATE(x)             _SB_GETVALUE(x,S_MC_REF_RATE,M_MC_REF_RATE)
  135. #define K_MC_REF_RATE_100MHz         0x62
  136. #define K_MC_REF_RATE_133MHz         0x81
  137. #define K_MC_REF_RATE_200MHz         0xC4
  138. #define V_MC_REF_RATE_100MHz         V_MC_REF_RATE(K_MC_REF_RATE_100MHz)
  139. #define V_MC_REF_RATE_133MHz         V_MC_REF_RATE(K_MC_REF_RATE_133MHz)
  140. #define V_MC_REF_RATE_200MHz         V_MC_REF_RATE(K_MC_REF_RATE_200MHz)
  141. #define V_MC_REF_RATE_DEFAULT        V_MC_REF_RATE_100MHz
  142. #define S_MC_CLOCK_DRIVE             16
  143. #define M_MC_CLOCK_DRIVE             _SB_MAKEMASK(4,S_MC_CLOCK_DRIVE)
  144. #define V_MC_CLOCK_DRIVE(x)          _SB_MAKEVALUE(x,S_MC_CLOCK_DRIVE)
  145. #define G_MC_CLOCK_DRIVE(x)          _SB_GETVALUE(x,S_MC_CLOCK_DRIVE,M_MC_CLOCK_DRIVE)
  146. #define V_MC_CLOCK_DRIVE_DEFAULT     V_MC_CLOCK_DRIVE(0xF)
  147. #define S_MC_DATA_DRIVE              20
  148. #define M_MC_DATA_DRIVE              _SB_MAKEMASK(4,S_MC_DATA_DRIVE)
  149. #define V_MC_DATA_DRIVE(x)           _SB_MAKEVALUE(x,S_MC_DATA_DRIVE)
  150. #define G_MC_DATA_DRIVE(x)           _SB_GETVALUE(x,S_MC_DATA_DRIVE,M_MC_DATA_DRIVE)
  151. #define V_MC_DATA_DRIVE_DEFAULT      V_MC_DATA_DRIVE(0x0)
  152. #define S_MC_ADDR_DRIVE              24
  153. #define M_MC_ADDR_DRIVE              _SB_MAKEMASK(4,S_MC_ADDR_DRIVE)
  154. #define V_MC_ADDR_DRIVE(x)           _SB_MAKEVALUE(x,S_MC_ADDR_DRIVE)
  155. #define G_MC_ADDR_DRIVE(x)           _SB_GETVALUE(x,S_MC_ADDR_DRIVE,M_MC_ADDR_DRIVE)
  156. #define V_MC_ADDR_DRIVE_DEFAULT      V_MC_ADDR_DRIVE(0x0)
  157. #define M_MC_DLL_BYPASS              _SB_MAKEMASK1(31)
  158. #define S_MC_DQI_SKEW               32
  159. #define M_MC_DQI_SKEW               _SB_MAKEMASK(8,S_MC_DQI_SKEW)
  160. #define V_MC_DQI_SKEW(x)            _SB_MAKEVALUE(x,S_MC_DQI_SKEW)
  161. #define G_MC_DQI_SKEW(x)            _SB_GETVALUE(x,S_MC_DQI_SKEW,M_MC_DQI_SKEW)
  162. #define V_MC_DQI_SKEW_DEFAULT       V_MC_DQI_SKEW(0)
  163. #define S_MC_DQO_SKEW               40
  164. #define M_MC_DQO_SKEW               _SB_MAKEMASK(8,S_MC_DQO_SKEW)
  165. #define V_MC_DQO_SKEW(x)            _SB_MAKEVALUE(x,S_MC_DQO_SKEW)
  166. #define G_MC_DQO_SKEW(x)            _SB_GETVALUE(x,S_MC_DQO_SKEW,M_MC_DQO_SKEW)
  167. #define V_MC_DQO_SKEW_DEFAULT       V_MC_DQO_SKEW(0)
  168. #define S_MC_ADDR_SKEW               48
  169. #define M_MC_ADDR_SKEW               _SB_MAKEMASK(8,S_MC_ADDR_SKEW)
  170. #define V_MC_ADDR_SKEW(x)            _SB_MAKEVALUE(x,S_MC_ADDR_SKEW)
  171. #define G_MC_ADDR_SKEW(x)            _SB_GETVALUE(x,S_MC_ADDR_SKEW,M_MC_ADDR_SKEW)
  172. #define V_MC_ADDR_SKEW_DEFAULT       V_MC_ADDR_SKEW(0x0F)
  173. #define S_MC_DLL_DEFAULT             56
  174. #define M_MC_DLL_DEFAULT             _SB_MAKEMASK(8,S_MC_DLL_DEFAULT)
  175. #define V_MC_DLL_DEFAULT(x)          _SB_MAKEVALUE(x,S_MC_DLL_DEFAULT)
  176. #define G_MC_DLL_DEFAULT(x)          _SB_GETVALUE(x,S_MC_DLL_DEFAULT,M_MC_DLL_DEFAULT)
  177. #define V_MC_DLL_DEFAULT_DEFAULT     V_MC_DLL_DEFAULT(0x10)
  178. #define V_MC_CLKCONFIG_DEFAULT       V_MC_DLL_DEFAULT_DEFAULT |  
  179.                                      V_MC_ADDR_SKEW_DEFAULT | 
  180.                                      V_MC_DQO_SKEW_DEFAULT | 
  181.                                      V_MC_DQI_SKEW_DEFAULT | 
  182.                                      V_MC_ADDR_DRIVE_DEFAULT | 
  183.                                      V_MC_DATA_DRIVE_DEFAULT | 
  184.                                      V_MC_CLOCK_DRIVE_DEFAULT | 
  185.                                      V_MC_REF_RATE_DEFAULT
  186. /*
  187.  * DRAM Command Register (Table 6-13)
  188.  */
  189. #define S_MC_COMMAND                0
  190. #define M_MC_COMMAND                _SB_MAKEMASK(4,S_MC_COMMAND)
  191. #define V_MC_COMMAND(x)             _SB_MAKEVALUE(x,S_MC_COMMAND)
  192. #define G_MC_COMMAND(x)             _SB_GETVALUE(x,S_MC_COMMAND,M_MC_COMMAND)
  193. #define K_MC_COMMAND_EMRS           0
  194. #define K_MC_COMMAND_MRS            1
  195. #define K_MC_COMMAND_PRE            2
  196. #define K_MC_COMMAND_AR             3
  197. #define K_MC_COMMAND_SETRFSH        4
  198. #define K_MC_COMMAND_CLRRFSH        5
  199. #define K_MC_COMMAND_SETPWRDN       6
  200. #define K_MC_COMMAND_CLRPWRDN       7
  201. #define V_MC_COMMAND_EMRS           V_MC_COMMAND(K_MC_COMMAND_EMRS)
  202. #define V_MC_COMMAND_MRS            V_MC_COMMAND(K_MC_COMMAND_MRS)
  203. #define V_MC_COMMAND_PRE            V_MC_COMMAND(K_MC_COMMAND_PRE)
  204. #define V_MC_COMMAND_AR             V_MC_COMMAND(K_MC_COMMAND_AR)
  205. #define V_MC_COMMAND_SETRFSH        V_MC_COMMAND(K_MC_COMMAND_SETRFSH)
  206. #define V_MC_COMMAND_CLRRFSH        V_MC_COMMAND(K_MC_COMMAND_CLRRFSH)
  207. #define V_MC_COMMAND_SETPWRDN       V_MC_COMMAND(K_MC_COMMAND_SETPWRDN)
  208. #define V_MC_COMMAND_CLRPWRDN       V_MC_COMMAND(K_MC_COMMAND_CLRPWRDN)
  209. #define M_MC_CS0                    _SB_MAKEMASK1(4)
  210. #define M_MC_CS1                    _SB_MAKEMASK1(5)
  211. #define M_MC_CS2                    _SB_MAKEMASK1(6)
  212. #define M_MC_CS3                    _SB_MAKEMASK1(7)
  213. /*
  214.  * DRAM Mode Register (Table 6-14)
  215.  */
  216. #define S_MC_EMODE                  0
  217. #define M_MC_EMODE                  _SB_MAKEMASK(15,S_MC_EMODE)
  218. #define V_MC_EMODE(x)               _SB_MAKEVALUE(x,S_MC_EMODE)
  219. #define G_MC_EMODE(x)               _SB_GETVALUE(x,S_MC_EMODE,M_MC_EMODE)
  220. #define V_MC_EMODE_DEFAULT          V_MC_EMODE(0)
  221. #define S_MC_MODE                   16
  222. #define M_MC_MODE                   _SB_MAKEMASK(15,S_MC_MODE)
  223. #define V_MC_MODE(x)                _SB_MAKEVALUE(x,S_MC_MODE)
  224. #define G_MC_MODE(x)                _SB_GETVALUE(x,S_MC_MODE,M_MC_MODE)
  225. #define V_MC_MODE_DEFAULT           V_MC_MODE(0x22)
  226. #define S_MC_DRAM_TYPE              32
  227. #define M_MC_DRAM_TYPE              _SB_MAKEMASK(3,S_MC_DRAM_TYPE)
  228. #define V_MC_DRAM_TYPE(x)           _SB_MAKEVALUE(x,S_MC_DRAM_TYPE)
  229. #define G_MC_DRAM_TYPE(x)           _SB_GETVALUE(x,S_MC_DRAM_TYPE,M_MC_DRAM_TYPE)
  230. #define K_MC_DRAM_TYPE_JEDEC        0
  231. #define K_MC_DRAM_TYPE_FCRAM        1
  232. #define K_MC_DRAM_TYPE_SGRAM     2
  233. #define V_MC_DRAM_TYPE_JEDEC        V_MC_DRAM_TYPE(K_MC_DRAM_TYPE_JEDEC)
  234. #define V_MC_DRAM_TYPE_FCRAM        V_MC_DRAM_TYPE(K_MC_DRAM_TYPE_FCRAM)
  235. #define V_MC_DRAM_TYPE_SGRAM        V_MC_DRAM_TYPE(K_MC_DRAM_TYPE_SGRAM)
  236. #define M_MC_EXTERNALDECODE     _SB_MAKEMASK1(35)
  237. /*
  238.  * SDRAM Timing Register  (Table 6-15)
  239.  */
  240. #define M_MC_w2rIDLE_TWOCYCLES   _SB_MAKEMASK1(60)
  241. #define M_MC_r2wIDLE_TWOCYCLES   _SB_MAKEMASK1(61)
  242. #define M_MC_r2rIDLE_TWOCYCLES   _SB_MAKEMASK1(62)
  243. #define S_MC_tFIFO                56
  244. #define M_MC_tFIFO                _SB_MAKEMASK(4,S_MC_tFIFO)
  245. #define V_MC_tFIFO(x)             _SB_MAKEVALUE(x,S_MC_tFIFO)
  246. #define G_MC_tFIFO(x)             _SB_GETVALUE(x,S_MC_tFIFO,M_MC_tFIFO)
  247. #define K_MC_tFIFO_DEFAULT        1
  248. #define V_MC_tFIFO_DEFAULT        V_MC_tFIFO(K_MC_tFIFO_DEFAULT)
  249. #define S_MC_tRFC                 52
  250. #define M_MC_tRFC                 _SB_MAKEMASK(4,S_MC_tRFC)
  251. #define V_MC_tRFC(x)              _SB_MAKEVALUE(x,S_MC_tRFC)
  252. #define G_MC_tRFC(x)              _SB_GETVALUE(x,S_MC_tRFC,M_MC_tRFC)
  253. #define K_MC_tRFC_DEFAULT         12
  254. #define V_MC_tRFC_DEFAULT         V_MC_tRFC(K_MC_tRFC_DEFAULT)
  255. #define S_MC_tCwCr                40
  256. #define M_MC_tCwCr                _SB_MAKEMASK(4,S_MC_tCwCr)
  257. #define V_MC_tCwCr(x)             _SB_MAKEVALUE(x,S_MC_tCwCr)
  258. #define G_MC_tCwCr(x)             _SB_GETVALUE(x,S_MC_tCwCr,M_MC_tCwCr)
  259. #define K_MC_tCwCr_DEFAULT        4
  260. #define V_MC_tCwCr_DEFAULT        V_MC_tCwCr(K_MC_tCwCr_DEFAULT)
  261. #define S_MC_tRCr                 28
  262. #define M_MC_tRCr                 _SB_MAKEMASK(4,S_MC_tRCr)
  263. #define V_MC_tRCr(x)              _SB_MAKEVALUE(x,S_MC_tRCr)
  264. #define G_MC_tRCr(x)              _SB_GETVALUE(x,S_MC_tRCr,M_MC_tRCr)
  265. #define K_MC_tRCr_DEFAULT         9
  266. #define V_MC_tRCr_DEFAULT         V_MC_tRCr(K_MC_tRCr_DEFAULT)
  267. #define S_MC_tRCw                 24
  268. #define M_MC_tRCw                 _SB_MAKEMASK(4,S_MC_tRCw)
  269. #define V_MC_tRCw(x)              _SB_MAKEVALUE(x,S_MC_tRCw)
  270. #define G_MC_tRCw(x)              _SB_GETVALUE(x,S_MC_tRCw,M_MC_tRCw)
  271. #define K_MC_tRCw_DEFAULT         10
  272. #define V_MC_tRCw_DEFAULT         V_MC_tRCw(K_MC_tRCw_DEFAULT)
  273. #define S_MC_tRRD                 20
  274. #define M_MC_tRRD                 _SB_MAKEMASK(4,S_MC_tRRD)
  275. #define V_MC_tRRD(x)              _SB_MAKEVALUE(x,S_MC_tRRD)
  276. #define G_MC_tRRD(x)              _SB_GETVALUE(x,S_MC_tRRD,M_MC_tRRD)
  277. #define K_MC_tRRD_DEFAULT         2
  278. #define V_MC_tRRD_DEFAULT         V_MC_tRRD(K_MC_tRRD_DEFAULT)
  279. #define S_MC_tRP                  16
  280. #define M_MC_tRP                  _SB_MAKEMASK(4,S_MC_tRP)
  281. #define V_MC_tRP(x)               _SB_MAKEVALUE(x,S_MC_tRP)
  282. #define G_MC_tRP(x)               _SB_GETVALUE(x,S_MC_tRP,M_MC_tRP)
  283. #define K_MC_tRP_DEFAULT          4
  284. #define V_MC_tRP_DEFAULT          V_MC_tRP(K_MC_tRP_DEFAULT)
  285. #define S_MC_tCwD                 8
  286. #define M_MC_tCwD                 _SB_MAKEMASK(4,S_MC_tCwD)
  287. #define V_MC_tCwD(x)              _SB_MAKEVALUE(x,S_MC_tCwD)
  288. #define G_MC_tCwD(x)              _SB_GETVALUE(x,S_MC_tCwD,M_MC_tCwD)
  289. #define K_MC_tCwD_DEFAULT         1
  290. #define V_MC_tCwD_DEFAULT         V_MC_tCwD(K_MC_tCwD_DEFAULT)
  291. #define M_tCrDh                   _SB_MAKEMASK1(7)
  292. #define M_MC_tCrDh   M_tCrDh
  293. #define S_MC_tCrD                 4
  294. #define M_MC_tCrD                 _SB_MAKEMASK(3,S_MC_tCrD)
  295. #define V_MC_tCrD(x)              _SB_MAKEVALUE(x,S_MC_tCrD)
  296. #define G_MC_tCrD(x)              _SB_GETVALUE(x,S_MC_tCrD,M_MC_tCrD)
  297. #define K_MC_tCrD_DEFAULT         2
  298. #define V_MC_tCrD_DEFAULT         V_MC_tCrD(K_MC_tCrD_DEFAULT)
  299. #define S_MC_tRCD                 0
  300. #define M_MC_tRCD                 _SB_MAKEMASK(4,S_MC_tRCD)
  301. #define V_MC_tRCD(x)              _SB_MAKEVALUE(x,S_MC_tRCD)
  302. #define G_MC_tRCD(x)              _SB_GETVALUE(x,S_MC_tRCD,M_MC_tRCD)
  303. #define K_MC_tRCD_DEFAULT         3
  304. #define V_MC_tRCD_DEFAULT         V_MC_tRCD(K_MC_tRCD_DEFAULT)
  305. #define V_MC_TIMING_DEFAULT     V_MC_tFIFO(K_MC_tFIFO_DEFAULT) | 
  306.                                 V_MC_tRFC(K_MC_tRFC_DEFAULT) | 
  307.                                 V_MC_tCwCr(K_MC_tCwCr_DEFAULT) | 
  308.                                 V_MC_tRCr(K_MC_tRCr_DEFAULT) | 
  309.                                 V_MC_tRCw(K_MC_tRCw_DEFAULT) | 
  310.                                 V_MC_tRRD(K_MC_tRRD_DEFAULT) | 
  311.                                 V_MC_tRP(K_MC_tRP_DEFAULT) | 
  312.                                 V_MC_tCwD(K_MC_tCwD_DEFAULT) | 
  313.                                 V_MC_tCrD(K_MC_tCrD_DEFAULT) | 
  314.                                 V_MC_tRCD(K_MC_tRCD_DEFAULT) | 
  315.                                 M_MC_r2rIDLE_TWOCYCLES
  316. /*
  317.  * Errata says these are not the default
  318.  *                               M_MC_w2rIDLE_TWOCYCLES | 
  319.  *                               M_MC_r2wIDLE_TWOCYCLES | 
  320.  */
  321. /*
  322.  * Chip Select Start Address Register (Table 6-17)
  323.  */
  324. #define S_MC_CS0_START              0
  325. #define M_MC_CS0_START              _SB_MAKEMASK(16,S_MC_CS0_START)
  326. #define V_MC_CS0_START(x)           _SB_MAKEVALUE(x,S_MC_CS0_START)
  327. #define G_MC_CS0_START(x)           _SB_GETVALUE(x,S_MC_CS0_START,M_MC_CS0_START)
  328. #define S_MC_CS1_START              16
  329. #define M_MC_CS1_START              _SB_MAKEMASK(16,S_MC_CS1_START)
  330. #define V_MC_CS1_START(x)           _SB_MAKEVALUE(x,S_MC_CS1_START)
  331. #define G_MC_CS1_START(x)           _SB_GETVALUE(x,S_MC_CS1_START,M_MC_CS1_START)
  332. #define S_MC_CS2_START              32
  333. #define M_MC_CS2_START              _SB_MAKEMASK(16,S_MC_CS2_START)
  334. #define V_MC_CS2_START(x)           _SB_MAKEVALUE(x,S_MC_CS2_START)
  335. #define G_MC_CS2_START(x)           _SB_GETVALUE(x,S_MC_CS2_START,M_MC_CS2_START)
  336. #define S_MC_CS3_START              48
  337. #define M_MC_CS3_START              _SB_MAKEMASK(16,S_MC_CS3_START)
  338. #define V_MC_CS3_START(x)           _SB_MAKEVALUE(x,S_MC_CS3_START)
  339. #define G_MC_CS3_START(x)           _SB_GETVALUE(x,S_MC_CS3_START,M_MC_CS3_START)
  340. /*
  341.  * Chip Select End Address Register (Table 6-18)
  342.  */
  343. #define S_MC_CS0_END                0
  344. #define M_MC_CS0_END                _SB_MAKEMASK(16,S_MC_CS0_END)
  345. #define V_MC_CS0_END(x)             _SB_MAKEVALUE(x,S_MC_CS0_END)
  346. #define G_MC_CS0_END(x)             _SB_GETVALUE(x,S_MC_CS0_END,M_MC_CS0_END)
  347. #define S_MC_CS1_END                16
  348. #define M_MC_CS1_END                _SB_MAKEMASK(16,S_MC_CS1_END)
  349. #define V_MC_CS1_END(x)             _SB_MAKEVALUE(x,S_MC_CS1_END)
  350. #define G_MC_CS1_END(x)             _SB_GETVALUE(x,S_MC_CS1_END,M_MC_CS1_END)
  351. #define S_MC_CS2_END                32
  352. #define M_MC_CS2_END                _SB_MAKEMASK(16,S_MC_CS2_END)
  353. #define V_MC_CS2_END(x)             _SB_MAKEVALUE(x,S_MC_CS2_END)
  354. #define G_MC_CS2_END(x)             _SB_GETVALUE(x,S_MC_CS2_END,M_MC_CS2_END)
  355. #define S_MC_CS3_END                48
  356. #define M_MC_CS3_END                _SB_MAKEMASK(16,S_MC_CS3_END)
  357. #define V_MC_CS3_END(x)             _SB_MAKEVALUE(x,S_MC_CS3_END)
  358. #define G_MC_CS3_END(x)             _SB_GETVALUE(x,S_MC_CS3_END,M_MC_CS3_END)
  359. /*
  360.  * Chip Select Interleave Register (Table 6-19)
  361.  */
  362. #define S_MC_INTLV_RESERVED         0
  363. #define M_MC_INTLV_RESERVED         _SB_MAKEMASK(5,S_MC_INTLV_RESERVED)
  364. #define S_MC_INTERLEAVE             7
  365. #define M_MC_INTERLEAVE             _SB_MAKEMASK(18,S_MC_INTERLEAVE)
  366. #define V_MC_INTERLEAVE(x)          _SB_MAKEVALUE(x,S_MC_INTERLEAVE)
  367. #define S_MC_INTLV_MBZ              25
  368. #define M_MC_INTLV_MBZ              _SB_MAKEMASK(39,S_MC_INTLV_MBZ)
  369. /*
  370.  * Row Address Bits Register (Table 6-20)
  371.  */
  372. #define S_MC_RAS_RESERVED           0
  373. #define M_MC_RAS_RESERVED           _SB_MAKEMASK(5,S_MC_RAS_RESERVED)
  374. #define S_MC_RAS_SELECT             12
  375. #define M_MC_RAS_SELECT             _SB_MAKEMASK(25,S_MC_RAS_SELECT)
  376. #define V_MC_RAS_SELECT(x)          _SB_MAKEVALUE(x,S_MC_RAS_SELECT)
  377. #define S_MC_RAS_MBZ                37
  378. #define M_MC_RAS_MBZ                _SB_MAKEMASK(27,S_MC_RAS_MBZ)
  379. /*
  380.  * Column Address Bits Register (Table 6-21)
  381.  */
  382. #define S_MC_CAS_RESERVED           0
  383. #define M_MC_CAS_RESERVED           _SB_MAKEMASK(5,S_MC_CAS_RESERVED)
  384. #define S_MC_CAS_SELECT             5
  385. #define M_MC_CAS_SELECT             _SB_MAKEMASK(18,S_MC_CAS_SELECT)
  386. #define V_MC_CAS_SELECT(x)          _SB_MAKEVALUE(x,S_MC_CAS_SELECT)
  387. #define S_MC_CAS_MBZ                23
  388. #define M_MC_CAS_MBZ                _SB_MAKEMASK(41,S_MC_CAS_MBZ)
  389. /*
  390.  * Bank Address Address Bits Register (Table 6-22)
  391.  */
  392. #define S_MC_BA_RESERVED            0
  393. #define M_MC_BA_RESERVED            _SB_MAKEMASK(5,S_MC_BA_RESERVED)
  394. #define S_MC_BA_SELECT              5
  395. #define M_MC_BA_SELECT              _SB_MAKEMASK(20,S_MC_BA_SELECT)
  396. #define V_MC_BA_SELECT(x)           _SB_MAKEVALUE(x,S_MC_BA_SELECT)
  397. #define S_MC_BA_MBZ                 25
  398. #define M_MC_BA_MBZ                 _SB_MAKEMASK(39,S_MC_BA_MBZ)
  399. /*
  400.  * Chip Select Attribute Register (Table 6-23)
  401.  */
  402. #define K_MC_CS_ATTR_CLOSED         0
  403. #define K_MC_CS_ATTR_CASCHECK       1
  404. #define K_MC_CS_ATTR_HINT           2
  405. #define K_MC_CS_ATTR_OPEN           3
  406. #define S_MC_CS0_PAGE               0
  407. #define M_MC_CS0_PAGE               _SB_MAKEMASK(2,S_MC_CS0_PAGE)
  408. #define V_MC_CS0_PAGE(x)            _SB_MAKEVALUE(x,S_MC_CS0_PAGE)
  409. #define G_MC_CS0_PAGE(x)            _SB_GETVALUE(x,S_MC_CS0_PAGE,M_MC_CS0_PAGE)
  410. #define S_MC_CS1_PAGE               16
  411. #define M_MC_CS1_PAGE               _SB_MAKEMASK(2,S_MC_CS1_PAGE)
  412. #define V_MC_CS1_PAGE(x)            _SB_MAKEVALUE(x,S_MC_CS1_PAGE)
  413. #define G_MC_CS1_PAGE(x)            _SB_GETVALUE(x,S_MC_CS1_PAGE,M_MC_CS1_PAGE)
  414. #define S_MC_CS2_PAGE               32
  415. #define M_MC_CS2_PAGE               _SB_MAKEMASK(2,S_MC_CS2_PAGE)
  416. #define V_MC_CS2_PAGE(x)            _SB_MAKEVALUE(x,S_MC_CS2_PAGE)
  417. #define G_MC_CS2_PAGE(x)            _SB_GETVALUE(x,S_MC_CS2_PAGE,M_MC_CS2_PAGE)
  418. #define S_MC_CS3_PAGE               48
  419. #define M_MC_CS3_PAGE               _SB_MAKEMASK(2,S_MC_CS3_PAGE)
  420. #define V_MC_CS3_PAGE(x)            _SB_MAKEVALUE(x,S_MC_CS3_PAGE)
  421. #define G_MC_CS3_PAGE(x)            _SB_GETVALUE(x,S_MC_CS3_PAGE,M_MC_CS3_PAGE)
  422. /*
  423.  * ECC Test ECC Register (Table 6-25)
  424.  */
  425. #define S_MC_ECC_INVERT             0
  426. #define M_MC_ECC_INVERT             _SB_MAKEMASK(8,S_MC_ECC_INVERT)
  427. #endif