sb1250_uart.h
上传用户:jlfgdled
上传日期:2013-04-10
资源大小:33168k
文件大小:12k
源码类别:

Linux/Unix编程

开发平台:

Unix_Linux

  1. /*  *********************************************************************
  2.     *  SB1250 Board Support Package
  3.     *
  4.     *  UART Constants File: sb1250_uart.h
  5.     *
  6.     *  This module contains constants and macros useful for
  7.     *  manipulating the SB1250's UARTs
  8.     *
  9.     *  SB1250 specification level:  User's manual 1/02/02
  10.     *
  11.     *  Author:  Mitch Lichtenberg (mpl@broadcom.com)
  12.     *
  13.     *********************************************************************
  14.     *
  15.     *  Copyright 2000,2001
  16.     *  Broadcom Corporation. All rights reserved.
  17.     *
  18.     *  This program is free software; you can redistribute it and/or
  19.     *  modify it under the terms of the GNU General Public License as
  20.     *  published by the Free Software Foundation; either version 2 of
  21.     *  the License, or (at your option) any later version.
  22.     *
  23.     *  This program is distributed in the hope that it will be useful,
  24.     *  but WITHOUT ANY WARRANTY; without even the implied warranty of
  25.     *  MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
  26.     *  GNU General Public License for more details.
  27.     *
  28.     *  You should have received a copy of the GNU General Public License
  29.     *  along with this program; if not, write to the Free Software
  30.     *  Foundation, Inc., 59 Temple Place, Suite 330, Boston,
  31.     *  MA 02111-1307 USA
  32.     ********************************************************************* */
  33. #ifndef _SB1250_UART_H
  34. #define _SB1250_UART_H
  35. #include "sb1250_defs.h"
  36. /* **********************************************************************
  37.    * DUART Registers
  38.    ********************************************************************** */
  39. /*
  40.  * DUART Mode Register #1 (Table 10-3)
  41.  * Register: DUART_MODE_REG_1_A
  42.  * Register: DUART_MODE_REG_1_B
  43.  */
  44. #define S_DUART_BITS_PER_CHAR       0
  45. #define M_DUART_BITS_PER_CHAR       _SB_MAKEMASK(2,S_DUART_BITS_PER_CHAR)
  46. #define V_DUART_BITS_PER_CHAR(x)    _SB_MAKEVALUE(x,S_DUART_BITS_PER_CHAR)
  47. #define K_DUART_BITS_PER_CHAR_RSV0  0
  48. #define K_DUART_BITS_PER_CHAR_RSV1  1
  49. #define K_DUART_BITS_PER_CHAR_7     2
  50. #define K_DUART_BITS_PER_CHAR_8     3
  51. #define V_DUART_BITS_PER_CHAR_RSV0  V_DUART_BITS_PER_CHAR(K_DUART_BITS_PER_CHAR_RSV0)
  52. #define V_DUART_BITS_PER_CHAR_RSV1  V_DUART_BITS_PER_CHAR(K_DUART_BITS_PER_CHAR_RSV1)
  53. #define V_DUART_BITS_PER_CHAR_7     V_DUART_BITS_PER_CHAR(K_DUART_BITS_PER_CHAR_7)
  54. #define V_DUART_BITS_PER_CHAR_8     V_DUART_BITS_PER_CHAR(K_DUART_BITS_PER_CHAR_8)
  55. #define M_DUART_PARITY_TYPE_EVEN    0x00
  56. #define M_DUART_PARITY_TYPE_ODD     _SB_MAKEMASK1(2)
  57. #define S_DUART_PARITY_MODE          3
  58. #define M_DUART_PARITY_MODE         _SB_MAKEMASK(2,S_DUART_PARITY_MODE)
  59. #define V_DUART_PARITY_MODE(x)      _SB_MAKEVALUE(x,S_DUART_PARITY_MODE)
  60. #define K_DUART_PARITY_MODE_ADD       0
  61. #define K_DUART_PARITY_MODE_ADD_FIXED 1
  62. #define K_DUART_PARITY_MODE_NONE      2
  63. #define V_DUART_PARITY_MODE_ADD       V_DUART_PARITY_MODE(K_DUART_PARITY_MODE_ADD)
  64. #define V_DUART_PARITY_MODE_ADD_FIXED V_DUART_PARITY_MODE(K_DUART_PARITY_MODE_ADD_FIXED)
  65. #define V_DUART_PARITY_MODE_NONE      V_DUART_PARITY_MODE(K_DUART_PARITY_MODE_NONE)
  66. #define M_DUART_ERR_MODE            _SB_MAKEMASK1(5)    /* must be zero */
  67. #define M_DUART_RX_IRQ_SEL_RXRDY    0
  68. #define M_DUART_RX_IRQ_SEL_RXFULL   _SB_MAKEMASK1(6)
  69. #define M_DUART_RX_RTS_ENA          _SB_MAKEMASK1(7)
  70. /*
  71.  * DUART Mode Register #2 (Table 10-4)
  72.  * Register: DUART_MODE_REG_2_A
  73.  * Register: DUART_MODE_REG_2_B
  74.  */
  75. #define M_DUART_MODE_RESERVED1      _SB_MAKEMASK(3,0)   /* ignored */
  76. #define M_DUART_STOP_BIT_LEN_2      _SB_MAKEMASK1(3)
  77. #define M_DUART_STOP_BIT_LEN_1      0
  78. #define M_DUART_TX_CTS_ENA          _SB_MAKEMASK1(4)
  79. #define M_DUART_MODE_RESERVED2      _SB_MAKEMASK1(5)    /* must be zero */
  80. #define S_DUART_CHAN_MODE     6
  81. #define M_DUART_CHAN_MODE           _SB_MAKEMASK(2,S_DUART_CHAN_MODE)
  82. #define V_DUART_CHAN_MODE(x)     _SB_MAKEVALUE(x,S_DUART_CHAN_MODE)
  83. #define K_DUART_CHAN_MODE_NORMAL    0
  84. #define K_DUART_CHAN_MODE_LCL_LOOP  2
  85. #define K_DUART_CHAN_MODE_REM_LOOP  3
  86. #define V_DUART_CHAN_MODE_NORMAL    V_DUART_CHAN_MODE(K_DUART_CHAN_MODE_NORMAL)
  87. #define V_DUART_CHAN_MODE_LCL_LOOP  V_DUART_CHAN_MODE(K_DUART_CHAN_MODE_LCL_LOOP)
  88. #define V_DUART_CHAN_MODE_REM_LOOP  V_DUART_CHAN_MODE(K_DUART_CHAN_MODE_REM_LOOP)
  89. /*
  90.  * DUART Command Register (Table 10-5)
  91.  * Register: DUART_CMD_A
  92.  * Register: DUART_CMD_B
  93.  */
  94. #define M_DUART_RX_EN               _SB_MAKEMASK1(0)
  95. #define M_DUART_RX_DIS              _SB_MAKEMASK1(1)
  96. #define M_DUART_TX_EN               _SB_MAKEMASK1(2)
  97. #define M_DUART_TX_DIS              _SB_MAKEMASK1(3)
  98. #define S_DUART_MISC_CMD     4
  99. #define M_DUART_MISC_CMD            _SB_MAKEMASK(3,S_DUART_MISC_CMD)
  100. #define V_DUART_MISC_CMD(x)         _SB_MAKEVALUE(x,S_DUART_MISC_CMD)
  101. #define K_DUART_MISC_CMD_NOACTION0       0
  102. #define K_DUART_MISC_CMD_NOACTION1       1
  103. #define K_DUART_MISC_CMD_RESET_RX        2
  104. #define K_DUART_MISC_CMD_RESET_TX        3
  105. #define K_DUART_MISC_CMD_NOACTION4       4
  106. #define K_DUART_MISC_CMD_RESET_BREAK_INT 5
  107. #define K_DUART_MISC_CMD_START_BREAK     6
  108. #define K_DUART_MISC_CMD_STOP_BREAK      7
  109. #define V_DUART_MISC_CMD_NOACTION0       V_DUART_MISC_CMD(K_DUART_MISC_CMD_NOACTION0)
  110. #define V_DUART_MISC_CMD_NOACTION1       V_DUART_MISC_CMD(K_DUART_MISC_CMD_NOACTION1)
  111. #define V_DUART_MISC_CMD_RESET_RX        V_DUART_MISC_CMD(K_DUART_MISC_CMD_RESET_RX)
  112. #define V_DUART_MISC_CMD_RESET_TX        V_DUART_MISC_CMD(K_DUART_MISC_CMD_RESET_TX)
  113. #define V_DUART_MISC_CMD_NOACTION4       V_DUART_MISC_CMD(K_DUART_MISC_CMD_NOACTION4)
  114. #define V_DUART_MISC_CMD_RESET_BREAK_INT V_DUART_MISC_CMD(K_DUART_MISC_CMD_RESET_BREAK_INT)
  115. #define V_DUART_MISC_CMD_START_BREAK     V_DUART_MISC_CMD(K_DUART_MISC_CMD_START_BREAK)
  116. #define V_DUART_MISC_CMD_STOP_BREAK      V_DUART_MISC_CMD(K_DUART_MISC_CMD_STOP_BREAK)
  117. #define M_DUART_CMD_RESERVED             _SB_MAKEMASK1(7)
  118. /*
  119.  * DUART Status Register (Table 10-6)
  120.  * Register: DUART_STATUS_A
  121.  * Register: DUART_STATUS_B
  122.  * READ-ONLY
  123.  */
  124. #define M_DUART_RX_RDY              _SB_MAKEMASK1(0)
  125. #define M_DUART_RX_FFUL             _SB_MAKEMASK1(1)
  126. #define M_DUART_TX_RDY              _SB_MAKEMASK1(2)
  127. #define M_DUART_TX_EMT              _SB_MAKEMASK1(3)
  128. #define M_DUART_OVRUN_ERR           _SB_MAKEMASK1(4)
  129. #define M_DUART_PARITY_ERR          _SB_MAKEMASK1(5)
  130. #define M_DUART_FRM_ERR             _SB_MAKEMASK1(6)
  131. #define M_DUART_RCVD_BRK            _SB_MAKEMASK1(7)
  132. /*
  133.  * DUART Baud Rate Register (Table 10-7)
  134.  * Register: DUART_CLK_SEL_A
  135.  * Register: DUART_CLK_SEL_B
  136.  */
  137. #define M_DUART_CLK_COUNTER         _SB_MAKEMASK(12,0)
  138. #define V_DUART_BAUD_RATE(x)        (100000000/((x)*20)-1)
  139. /*
  140.  * DUART Data Registers (Table 10-8 and 10-9)
  141.  * Register: DUART_RX_HOLD_A
  142.  * Register: DUART_RX_HOLD_B
  143.  * Register: DUART_TX_HOLD_A
  144.  * Register: DUART_TX_HOLD_B
  145.  */
  146. #define M_DUART_RX_DATA             _SB_MAKEMASK(8,0)
  147. #define M_DUART_TX_DATA             _SB_MAKEMASK(8,0)
  148. /*
  149.  * DUART Input Port Register (Table 10-10)
  150.  * Register: DUART_IN_PORT
  151.  */
  152. #define M_DUART_IN_PIN0_VAL         _SB_MAKEMASK1(0)
  153. #define M_DUART_IN_PIN1_VAL         _SB_MAKEMASK1(1)
  154. #define M_DUART_IN_PIN2_VAL         _SB_MAKEMASK1(2)
  155. #define M_DUART_IN_PIN3_VAL         _SB_MAKEMASK1(3)
  156. #define M_DUART_IN_PIN4_VAL         _SB_MAKEMASK1(4)
  157. #define M_DUART_IN_PIN5_VAL         _SB_MAKEMASK1(5)
  158. #define M_DUART_RIN0_PIN            _SB_MAKEMASK1(6)
  159. #define M_DUART_RIN1_PIN            _SB_MAKEMASK1(7)
  160. /*
  161.  * DUART Input Port Change Status Register (Tables 10-11, 10-12, and 10-13)
  162.  * Register: DUART_INPORT_CHNG
  163.  */
  164. #define S_DUART_IN_PIN_VAL          0
  165. #define M_DUART_IN_PIN_VAL          _SB_MAKEMASK(4,S_DUART_IN_PIN_VAL)
  166. #define S_DUART_IN_PIN_CHNG         4
  167. #define M_DUART_IN_PIN_CHNG         _SB_MAKEMASK(4,S_DUART_IN_PIN_CHNG)
  168. /*
  169.  * DUART Output port control register (Table 10-14)
  170.  * Register: DUART_OPCR
  171.  */
  172. #define M_DUART_OPCR_RESERVED0      _SB_MAKEMASK1(0)   /* must be zero */
  173. #define M_DUART_OPC2_SEL            _SB_MAKEMASK1(1)
  174. #define M_DUART_OPCR_RESERVED1      _SB_MAKEMASK1(2)   /* must be zero */
  175. #define M_DUART_OPC3_SEL            _SB_MAKEMASK1(3)
  176. #define M_DUART_OPCR_RESERVED2      _SB_MAKEMASK(4,4)  /* must be zero */
  177. /*
  178.  * DUART Aux Control Register (Table 10-15)
  179.  * Register: DUART_AUX_CTRL
  180.  */
  181. #define M_DUART_IP0_CHNG_ENA        _SB_MAKEMASK1(0)
  182. #define M_DUART_IP1_CHNG_ENA        _SB_MAKEMASK1(1)
  183. #define M_DUART_IP2_CHNG_ENA        _SB_MAKEMASK1(2)
  184. #define M_DUART_IP3_CHNG_ENA        _SB_MAKEMASK1(3)
  185. #define M_DUART_ACR_RESERVED        _SB_MAKEMASK(4,4)
  186. #define M_DUART_CTS_CHNG_ENA        _SB_MAKEMASK1(0)
  187. #define M_DUART_CIN_CHNG_ENA        _SB_MAKEMASK1(2)
  188. /*
  189.  * DUART Interrupt Status Register (Table 10-16)
  190.  * Register: DUART_ISR
  191.  */
  192. #define M_DUART_ISR_TX_A            _SB_MAKEMASK1(0)
  193. #define M_DUART_ISR_RX_A            _SB_MAKEMASK1(1)
  194. #define M_DUART_ISR_BRK_A           _SB_MAKEMASK1(2)
  195. #define M_DUART_ISR_IN_A            _SB_MAKEMASK1(3)
  196. #define M_DUART_ISR_TX_B            _SB_MAKEMASK1(4)
  197. #define M_DUART_ISR_RX_B            _SB_MAKEMASK1(5)
  198. #define M_DUART_ISR_BRK_B           _SB_MAKEMASK1(6)
  199. #define M_DUART_ISR_IN_B            _SB_MAKEMASK1(7)
  200. /*
  201.  * DUART Channel A Interrupt Status Register (Table 10-17)
  202.  * DUART Channel B Interrupt Status Register (Table 10-18)
  203.  * Register: DUART_ISR_A
  204.  * Register: DUART_ISR_B
  205.  */
  206. #define M_DUART_ISR_TX              _SB_MAKEMASK1(0)
  207. #define M_DUART_ISR_RX              _SB_MAKEMASK1(1)
  208. #define M_DUART_ISR_BRK             _SB_MAKEMASK1(2)
  209. #define M_DUART_ISR_IN              _SB_MAKEMASK1(3)
  210. #define M_DUART_ISR_RESERVED        _SB_MAKEMASK(4,4)
  211. /*
  212.  * DUART Interrupt Mask Register (Table 10-19)
  213.  * Register: DUART_IMR
  214.  */
  215. #define M_DUART_IMR_TX_A            _SB_MAKEMASK1(0)
  216. #define M_DUART_IMR_RX_A            _SB_MAKEMASK1(1)
  217. #define M_DUART_IMR_BRK_A           _SB_MAKEMASK1(2)
  218. #define M_DUART_IMR_IN_A            _SB_MAKEMASK1(3)
  219. #define M_DUART_IMR_ALL_A     _SB_MAKEMASK(4,0)
  220. #define M_DUART_IMR_TX_B            _SB_MAKEMASK1(4)
  221. #define M_DUART_IMR_RX_B            _SB_MAKEMASK1(5)
  222. #define M_DUART_IMR_BRK_B           _SB_MAKEMASK1(6)
  223. #define M_DUART_IMR_IN_B            _SB_MAKEMASK1(7)
  224. #define M_DUART_IMR_ALL_B           _SB_MAKEMASK(4,4)
  225. /*
  226.  * DUART Channel A Interrupt Mask Register (Table 10-20)
  227.  * DUART Channel B Interrupt Mask Register (Table 10-21)
  228.  * Register: DUART_IMR_A
  229.  * Register: DUART_IMR_B
  230.  */
  231. #define M_DUART_IMR_TX              _SB_MAKEMASK1(0)
  232. #define M_DUART_IMR_RX              _SB_MAKEMASK1(1)
  233. #define M_DUART_IMR_BRK             _SB_MAKEMASK1(2)
  234. #define M_DUART_IMR_IN              _SB_MAKEMASK1(3)
  235. #define M_DUART_IMR_ALL     _SB_MAKEMASK(4,0)
  236. #define M_DUART_IMR_RESERVED        _SB_MAKEMASK(4,4)
  237. /*
  238.  * DUART Output Port Set Register (Table 10-22)
  239.  * Register: DUART_SET_OPR
  240.  */
  241. #define M_DUART_SET_OPR0            _SB_MAKEMASK1(0)
  242. #define M_DUART_SET_OPR1            _SB_MAKEMASK1(1)
  243. #define M_DUART_SET_OPR2            _SB_MAKEMASK1(2)
  244. #define M_DUART_SET_OPR3            _SB_MAKEMASK1(3)
  245. #define M_DUART_OPSR_RESERVED       _SB_MAKEMASK(4,4)
  246. /*
  247.  * DUART Output Port Clear Register (Table 10-23)
  248.  * Register: DUART_CLEAR_OPR
  249.  */
  250. #define M_DUART_CLR_OPR0            _SB_MAKEMASK1(0)
  251. #define M_DUART_CLR_OPR1            _SB_MAKEMASK1(1)
  252. #define M_DUART_CLR_OPR2            _SB_MAKEMASK1(2)
  253. #define M_DUART_CLR_OPR3            _SB_MAKEMASK1(3)
  254. #define M_DUART_OPCR_RESERVED       _SB_MAKEMASK(4,4)
  255. /*
  256.  * DUART Output Port RTS Register (Table 10-24)
  257.  * Register: DUART_OUT_PORT
  258.  */
  259. #define M_DUART_OUT_PIN_SET0        _SB_MAKEMASK1(0)
  260. #define M_DUART_OUT_PIN_SET1        _SB_MAKEMASK1(1)
  261. #define M_DUART_OUT_PIN_CLR0        _SB_MAKEMASK1(2)
  262. #define M_DUART_OUT_PIN_CLR1        _SB_MAKEMASK1(3)
  263. #define M_DUART_OPRR_RESERVED       _SB_MAKEMASK(4,4)
  264. #define M_DUART_OUT_PIN_SET(chan) 
  265.     (chan == 0 ? M_DUART_OUT_PIN_SET0 : M_DUART_OUT_PIN_SET1)
  266. #define M_DUART_OUT_PIN_CLR(chan) 
  267.     (chan == 0 ? M_DUART_OUT_PIN_CLR0 : M_DUART_OUT_PIN_CLR1)
  268. /*
  269.  * Full Interrupt Control Register (PASS2)
  270.  */
  271. #define S_DUART_SIG_FULL           _SB_MAKE64(0)
  272. #define M_DUART_SIG_FULL           _SB_MAKEMASK(4,S_DUART_SIG_FULL)
  273. #define V_DUART_SIG_FULL(x)        _SB_MAKEVALUE(x,S_DUART_SIG_FULL)
  274. #define G_DUART_SIG_FULL(x)        _SB_GETVALUE(x,S_DUART_SIG_FULL,M_DUART_SIG_FULL)
  275. #define S_DUART_INT_TIME           _SB_MAKE64(4)
  276. #define M_DUART_INT_TIME           _SB_MAKEMASK(4,S_DUART_INT_TIME)
  277. #define V_DUART_INT_TIME(x)        _SB_MAKEVALUE(x,S_DUART_INT_TIME)
  278. #define G_DUART_INT_TIME(x)        _SB_GETVALUE(x,S_DUART_INT_TIME,M_DUART_INT_TIME)
  279. /* ********************************************************************** */
  280. #endif