pgtable.h
上传用户:jlfgdled
上传日期:2013-04-10
资源大小:33168k
文件大小:12k
源码类别:

Linux/Unix编程

开发平台:

Unix_Linux

  1. #ifndef __ASM_SH_PGTABLE_H
  2. #define __ASM_SH_PGTABLE_H
  3. /* Copyright (C) 1999 Niibe Yutaka */
  4. #include <asm/pgtable-2level.h>
  5. /*
  6.  * This file contains the functions and defines necessary to modify and use
  7.  * the SuperH page table tree.
  8.  */
  9. #ifndef __ASSEMBLY__
  10. #include <asm/processor.h>
  11. #include <asm/addrspace.h>
  12. #include <linux/threads.h>
  13. extern pgd_t swapper_pg_dir[PTRS_PER_PGD];
  14. extern void paging_init(void);
  15. #if defined(__sh3__)
  16. /* Cache flushing:
  17.  *
  18.  *  - flush_cache_all() flushes entire cache
  19.  *  - flush_cache_mm(mm) flushes the specified mm context's cache lines
  20.  *  - flush_cache_page(mm, vmaddr) flushes a single page
  21.  *  - flush_cache_range(mm, start, end) flushes a range of pages
  22.  *
  23.  *  - flush_dcache_page(pg) flushes(wback&invalidates) a page for dcache
  24.  *  - flush_page_to_ram(page) write back kernel page to ram
  25.  *  - flush_icache_range(start, end) flushes(invalidates) a range for icache
  26.  *  - flush_icache_page(vma, pg) flushes(invalidates) a page for icache
  27.  *
  28.  *  Caches are indexed (effectively) by physical address on SH-3, so
  29.  *  we don't need them.
  30.  */
  31. #define flush_cache_all() do { } while (0)
  32. #define flush_cache_mm(mm) do { } while (0)
  33. #define flush_cache_range(mm, start, end) do { } while (0)
  34. #define flush_cache_page(vma, vmaddr) do { } while (0)
  35. #define flush_page_to_ram(page) do { } while (0)
  36. #define flush_dcache_page(page) do { } while (0)
  37. #define flush_icache_range(start, end) do { } while (0)
  38. #define flush_icache_page(vma,pg) do { } while (0)
  39. #define flush_icache_user_range(vma,pg,adr,len) do { } while (0)
  40. #define flush_cache_sigtramp(vaddr) do { } while (0)
  41. #define p3_cache_init() do { } while (0)
  42. #elif defined(__SH4__)
  43. /*
  44.  *  Caches are broken on SH-4, so we need them.
  45.  */
  46. /* Page is 4K, OC size is 16K, there are four lines. */
  47. #define CACHE_ALIAS 0x00003000
  48. extern void flush_cache_all(void);
  49. extern void flush_cache_mm(struct mm_struct *mm);
  50. extern void flush_cache_range(struct mm_struct *mm, unsigned long start,
  51.       unsigned long end);
  52. extern void flush_cache_page(struct vm_area_struct *vma, unsigned long addr);
  53. extern void flush_dcache_page(struct page *pg);
  54. extern void flush_icache_range(unsigned long start, unsigned long end);
  55. extern void flush_cache_sigtramp(unsigned long addr);
  56. #define flush_page_to_ram(page) do { } while (0)
  57. #define flush_icache_page(vma,pg) do { } while (0)
  58. #define flush_icache_user_range(vma,pg,adr,len) do { } while (0)
  59. /* Initialization of P3 area for copy_user_page */
  60. extern void p3_cache_init(void);
  61. #define PG_mapped PG_arch_1
  62. /* We provide our own get_unmapped_area to avoid cache alias issue */
  63. #define HAVE_ARCH_UNMAPPED_AREA
  64. #endif
  65. /* Flush (write-back only) a region (smaller than a page) */
  66. extern void __flush_wback_region(void *start, int size);
  67. /* Flush (write-back & invalidate) a region (smaller than a page) */
  68. extern void __flush_purge_region(void *start, int size);
  69. /* Flush (invalidate only) a region (smaller than a page) */
  70. extern void __flush_invalidate_region(void *start, int size);
  71. /*
  72.  * Basically we have the same two-level (which is the logical three level
  73.  * Linux page table layout folded) page tables as the i386.
  74.  */
  75. /*
  76.  * ZERO_PAGE is a global shared page that is always zero: used
  77.  * for zero-mapped memory areas etc..
  78.  */
  79. extern unsigned long empty_zero_page[1024];
  80. #define ZERO_PAGE(vaddr) (virt_to_page(empty_zero_page))
  81. #endif /* !__ASSEMBLY__ */
  82. #define __beep() asm("")
  83. #define PMD_SIZE (1UL << PMD_SHIFT)
  84. #define PMD_MASK (~(PMD_SIZE-1))
  85. #define PGDIR_SIZE (1UL << PGDIR_SHIFT)
  86. #define PGDIR_MASK (~(PGDIR_SIZE-1))
  87. #define USER_PTRS_PER_PGD (TASK_SIZE/PGDIR_SIZE)
  88. #define FIRST_USER_PGD_NR 0
  89. #define PTE_PHYS_MASK 0x1ffff000
  90. #ifndef __ASSEMBLY__
  91. /*
  92.  * First 1MB map is used by fixed purpose.
  93.  * Currently only 4-enty (16kB) is used (see arch/sh/mm/cache.c)
  94.  */
  95. #define VMALLOC_START (P3SEG+0x00100000)
  96. #define VMALLOC_VMADDR(x) ((unsigned long)(x))
  97. #define VMALLOC_END P4SEG
  98. /* 0x001     WT-bit on SH-4, 0 on SH-3 */
  99. #define _PAGE_HW_SHARED 0x002  /* SH-bit  : page is shared among processes */
  100. #define _PAGE_DIRTY 0x004  /* D-bit   : page changed */
  101. #define _PAGE_CACHABLE 0x008  /* C-bit   : cachable */
  102. /* 0x010     SZ0-bit : Size of page */
  103. #define _PAGE_RW 0x020  /* PR0-bit : write access allowed */
  104. #define _PAGE_USER 0x040  /* PR1-bit : user space access allowed */
  105. /* 0x080     SZ1-bit : Size of page (on SH-4) */
  106. #define _PAGE_PRESENT 0x100  /* V-bit   : page is valid */
  107. #define _PAGE_PROTNONE 0x200  /* software: if not present  */
  108. #define _PAGE_ACCESSED  0x400  /* software: page referenced */
  109. #define _PAGE_U0_SHARED 0x800  /* software: page is shared in user space */
  110. /* software: moves to PTEA.TC (Timing Control) */
  111. #define _PAGE_PCC_AREA5 0x00000000 /* use BSC registers for area5 */
  112. #define _PAGE_PCC_AREA6 0x80000000 /* use BSC registers for area6 */
  113. /* software: moves to PTEA.SA[2:0] (Space Attributes) */
  114. #define _PAGE_PCC_IODYN 0x00000001 /* IO space, dynamically sized bus */
  115. #define _PAGE_PCC_IO8 0x20000000 /* IO space, 8 bit bus */
  116. #define _PAGE_PCC_IO16 0x20000001 /* IO space, 16 bit bus */
  117. #define _PAGE_PCC_COM8 0x40000000 /* Common Memory space, 8 bit bus */
  118. #define _PAGE_PCC_COM16 0x40000001 /* Common Memory space, 16 bit bus */
  119. #define _PAGE_PCC_ATR8 0x60000000 /* Attribute Memory space, 8 bit bus */
  120. #define _PAGE_PCC_ATR16 0x60000001 /* Attribute Memory space, 6 bit bus */
  121. /* Mask which drop software flags */
  122. #if defined(__sh3__)
  123. /*
  124.  * MMU on SH-3 has bug on SH-bit: We can't use it if MMUCR.IX=1.
  125.  * Work around: Just drop SH-bit.
  126.  */
  127. #define _PAGE_FLAGS_HARDWARE_MASK 0x1ffff1fc
  128. #else
  129. #define _PAGE_FLAGS_HARDWARE_MASK 0x1ffff1fe
  130. #endif
  131. /* Hardware flags: SZ=1 (4k-byte) */
  132. #define _PAGE_FLAGS_HARD 0x00000010
  133. #define _PAGE_SHARED _PAGE_U0_SHARED
  134. #define _PAGE_TABLE (_PAGE_PRESENT | _PAGE_RW | _PAGE_USER | _PAGE_ACCESSED | _PAGE_DIRTY)
  135. #define _KERNPG_TABLE (_PAGE_PRESENT | _PAGE_RW | _PAGE_ACCESSED | _PAGE_DIRTY)
  136. #define _PAGE_CHG_MASK (PTE_MASK | _PAGE_ACCESSED | _PAGE_CACHABLE | _PAGE_DIRTY | _PAGE_SHARED)
  137. #define PAGE_NONE __pgprot(_PAGE_PROTNONE | _PAGE_CACHABLE |_PAGE_ACCESSED | _PAGE_FLAGS_HARD)
  138. #define PAGE_SHARED __pgprot(_PAGE_PRESENT | _PAGE_RW | _PAGE_USER | _PAGE_CACHABLE |_PAGE_ACCESSED | _PAGE_SHARED | _PAGE_FLAGS_HARD)
  139. #define PAGE_COPY __pgprot(_PAGE_PRESENT | _PAGE_USER | _PAGE_CACHABLE | _PAGE_ACCESSED | _PAGE_FLAGS_HARD)
  140. #define PAGE_READONLY __pgprot(_PAGE_PRESENT | _PAGE_USER | _PAGE_CACHABLE | _PAGE_ACCESSED | _PAGE_FLAGS_HARD)
  141. #define PAGE_KERNEL __pgprot(_PAGE_PRESENT | _PAGE_RW | _PAGE_CACHABLE | _PAGE_DIRTY | _PAGE_ACCESSED | _PAGE_HW_SHARED | _PAGE_FLAGS_HARD)
  142. #define PAGE_KERNEL_RO __pgprot(_PAGE_PRESENT | _PAGE_CACHABLE | _PAGE_DIRTY | _PAGE_ACCESSED | _PAGE_HW_SHARED | _PAGE_FLAGS_HARD)
  143. #define PAGE_KERNEL_PCC(slot, type) 
  144. __pgprot(_PAGE_PRESENT | _PAGE_RW | _PAGE_DIRTY | _PAGE_ACCESSED | _PAGE_FLAGS_HARD | (slot ? _PAGE_PCC_AREA5 : _PAGE_PCC_AREA6) | (type))
  145. /*
  146.  * As i386 and MIPS, SuperH can't do page protection for execute, and
  147.  * considers that the same as a read.  Also, write permissions imply
  148.  * read permissions. This is the closest we can get..  
  149.  */
  150. #define __P000 PAGE_NONE
  151. #define __P001 PAGE_READONLY
  152. #define __P010 PAGE_COPY
  153. #define __P011 PAGE_COPY
  154. #define __P100 PAGE_READONLY
  155. #define __P101 PAGE_READONLY
  156. #define __P110 PAGE_COPY
  157. #define __P111 PAGE_COPY
  158. #define __S000 PAGE_NONE
  159. #define __S001 PAGE_READONLY
  160. #define __S010 PAGE_SHARED
  161. #define __S011 PAGE_SHARED
  162. #define __S100 PAGE_READONLY
  163. #define __S101 PAGE_READONLY
  164. #define __S110 PAGE_SHARED
  165. #define __S111 PAGE_SHARED
  166. #define pte_none(x) (!pte_val(x))
  167. #define pte_present(x) (pte_val(x) & (_PAGE_PRESENT | _PAGE_PROTNONE))
  168. #define pte_clear(xp) do { set_pte(xp, __pte(0)); } while (0)
  169. #define pmd_none(x) (!pmd_val(x))
  170. #define pmd_present(x) (pmd_val(x) & _PAGE_PRESENT)
  171. #define pmd_clear(xp) do { set_pmd(xp, __pmd(0)); } while (0)
  172. #define pmd_bad(x) ((pmd_val(x) & (~PAGE_MASK & ~_PAGE_USER)) != _KERNPG_TABLE)
  173. #define pages_to_mb(x) ((x) >> (20-PAGE_SHIFT))
  174. #define pte_page(x)  phys_to_page(pte_val(x)&PTE_PHYS_MASK)
  175. /*
  176.  * The following only work if pte_present() is true.
  177.  * Undefined behaviour if not..
  178.  */
  179. static inline int pte_read(pte_t pte) { return pte_val(pte) & _PAGE_USER; }
  180. static inline int pte_exec(pte_t pte) { return pte_val(pte) & _PAGE_USER; }
  181. static inline int pte_dirty(pte_t pte){ return pte_val(pte) & _PAGE_DIRTY; }
  182. static inline int pte_young(pte_t pte){ return pte_val(pte) & _PAGE_ACCESSED; }
  183. static inline int pte_write(pte_t pte){ return pte_val(pte) & _PAGE_RW; }
  184. static inline int pte_not_present(pte_t pte){ return !(pte_val(pte) & _PAGE_PRESENT); }
  185. static inline pte_t pte_rdprotect(pte_t pte) { set_pte(&pte, __pte(pte_val(pte) & ~_PAGE_USER)); return pte; }
  186. static inline pte_t pte_exprotect(pte_t pte) { set_pte(&pte, __pte(pte_val(pte) & ~_PAGE_USER)); return pte; }
  187. static inline pte_t pte_mkclean(pte_t pte) { set_pte(&pte, __pte(pte_val(pte) & ~_PAGE_DIRTY)); return pte; }
  188. static inline pte_t pte_mkold(pte_t pte) { set_pte(&pte, __pte(pte_val(pte) & ~_PAGE_ACCESSED)); return pte; }
  189. static inline pte_t pte_wrprotect(pte_t pte) { set_pte(&pte, __pte(pte_val(pte) & ~_PAGE_RW)); return pte; }
  190. static inline pte_t pte_mkread(pte_t pte) { set_pte(&pte, __pte(pte_val(pte) | _PAGE_USER)); return pte; }
  191. static inline pte_t pte_mkexec(pte_t pte) { set_pte(&pte, __pte(pte_val(pte) | _PAGE_USER)); return pte; }
  192. static inline pte_t pte_mkdirty(pte_t pte) { set_pte(&pte, __pte(pte_val(pte) | _PAGE_DIRTY)); return pte; }
  193. static inline pte_t pte_mkyoung(pte_t pte) { set_pte(&pte, __pte(pte_val(pte) | _PAGE_ACCESSED)); return pte; }
  194. static inline pte_t pte_mkwrite(pte_t pte) { set_pte(&pte, __pte(pte_val(pte) | _PAGE_RW)); return pte; }
  195. /*
  196.  * Conversion functions: convert a page and protection to a page entry,
  197.  * and a page entry and page directory to the page they refer to.
  198.  *
  199.  * extern pte_t mk_pte(struct page *page, pgprot_t pgprot)
  200.  */
  201. #define mk_pte(page,pgprot)
  202. ({ pte_t __pte;
  203. set_pte(&__pte, __pte(PHYSADDR(page_address(page))
  204. +pgprot_val(pgprot)));
  205. __pte;
  206. })
  207. /* This takes a physical page address that is used by the remapping functions */
  208. #define mk_pte_phys(physpage, pgprot) 
  209. ({ pte_t __pte; set_pte(&__pte, __pte(physpage + pgprot_val(pgprot))); __pte; })
  210. static inline pte_t pte_modify(pte_t pte, pgprot_t newprot)
  211. { set_pte(&pte, __pte((pte_val(pte) & _PAGE_CHG_MASK) | pgprot_val(newprot))); return pte; }
  212. #define page_pte(page) page_pte_prot(page, __pgprot(0))
  213. #define pmd_page(pmd) 
  214. ((unsigned long) __va(pmd_val(pmd) & PAGE_MASK))
  215. /* to find an entry in a page-table-directory. */
  216. #define pgd_index(address) (((address) >> PGDIR_SHIFT) & (PTRS_PER_PGD-1))
  217. #define __pgd_offset(address) pgd_index(address)
  218. #define pgd_offset(mm, address) ((mm)->pgd+pgd_index(address))
  219. /* to find an entry in a kernel page-table-directory */
  220. #define pgd_offset_k(address) pgd_offset(&init_mm, address)
  221. /* Find an entry in the third-level page table.. */
  222. #define __pte_offset(address) 
  223. ((address >> PAGE_SHIFT) & (PTRS_PER_PTE - 1))
  224. #define pte_offset(dir, address) ((pte_t *) pmd_page(*(dir)) + 
  225. __pte_offset(address))
  226. extern void update_mmu_cache(struct vm_area_struct * vma,
  227.      unsigned long address, pte_t pte);
  228. /* Encode and de-code a swap entry */
  229. /*
  230.  * NOTE: We should set ZEROs at the position of _PAGE_PRESENT
  231.  *       and _PAGE_PROTONOE bits
  232.  */
  233. #define SWP_TYPE(x) ((x).val & 0xff)
  234. #define SWP_OFFSET(x) ((x).val >> 10)
  235. #define SWP_ENTRY(type, offset) ((swp_entry_t) { (type) | ((offset) << 10) })
  236. #define pte_to_swp_entry(pte) ((swp_entry_t) { pte_val(pte) })
  237. #define swp_entry_to_pte(x) ((pte_t) { (x).val })
  238. /*
  239.  * Routines for update of PTE 
  240.  *
  241.  * We just can use generic implementation, as SuperH has no SMP feature.
  242.  * (We needed atomic implementation for SMP)
  243.  *
  244.  */
  245. #define pte_same(A,B) (pte_val(A) == pte_val(B))
  246. #endif /* !__ASSEMBLY__ */
  247. /* Needs to be defined here and not in linux/mm.h, as it is arch dependent */
  248. #define PageSkip(page) (0)
  249. #define kern_addr_valid(addr) (1)
  250. #define io_remap_page_range remap_page_range
  251. /*
  252.  * No page table caches to initialise
  253.  */
  254. #define pgtable_cache_init() do { } while (0)
  255. #endif /* __ASM_SH_PAGE_H */