loadmmu.c
上传用户:jlfgdled
上传日期:2013-04-10
资源大小:33168k
文件大小:3k
源码类别:

Linux/Unix编程

开发平台:

Unix_Linux

  1. /*
  2.  * loadmmu.c: Setup cpu/cache specific function ptrs at boot time.
  3.  *
  4.  * Copyright (C) 1996 David S. Miller (dm@engr.sgi.com)
  5.  * Kevin D. Kissell, kevink@mips.com and Carsten Langgaard, carstenl@mips.com
  6.  * Copyright (C) 2000 MIPS Technologies, Inc.  All rights reserved.
  7.  */
  8. #include <linux/config.h>
  9. #include <linux/init.h>
  10. #include <linux/kernel.h>
  11. #include <linux/sched.h>
  12. #include <linux/mm.h>
  13. #include <linux/module.h>
  14. #include <asm/bootinfo.h>
  15. #include <asm/cpu.h>
  16. #include <asm/page.h>
  17. #include <asm/pgtable.h>
  18. #include <asm/system.h>
  19. /* memory functions */
  20. void (*_clear_page)(void * page);
  21. void (*_copy_page)(void * to, void * from);
  22. /* Cache operations. */
  23. void (*_flush_cache_all)(void);
  24. void (*___flush_cache_all)(void);
  25. void (*_flush_cache_mm)(struct mm_struct *mm);
  26. void (*_flush_cache_range)(struct mm_struct *mm, unsigned long start,
  27.   unsigned long end);
  28. void (*_flush_cache_page)(struct vm_area_struct *vma, unsigned long page);
  29. void (*_flush_cache_sigtramp)(unsigned long addr);
  30. void (*_flush_icache_range)(unsigned long start, unsigned long end);
  31. void (*_flush_icache_page)(struct vm_area_struct *vma, struct page *page);
  32. void (*_flush_page_to_ram)(struct page * page);
  33. void (*_flush_icache_all)(void);
  34. #ifdef CONFIG_NONCOHERENT_IO
  35. /* DMA cache operations. */
  36. void (*_dma_cache_wback_inv)(unsigned long start, unsigned long size);
  37. void (*_dma_cache_wback)(unsigned long start, unsigned long size);
  38. void (*_dma_cache_inv)(unsigned long start, unsigned long size);
  39. EXPORT_SYMBOL(_dma_cache_wback_inv);
  40. EXPORT_SYMBOL(_dma_cache_wback);
  41. EXPORT_SYMBOL(_dma_cache_inv);
  42. #endif /* CONFIG_NONCOHERENT_IO */
  43. extern void ld_mmu_r23000(void);
  44. extern void ld_mmu_r4xx0(void);
  45. extern void ld_mmu_tx39(void);
  46. extern void ld_mmu_tx49(void);
  47. extern void ld_mmu_r5432(void);
  48. extern void ld_mmu_r6000(void);
  49. extern void ld_mmu_rm7k(void);
  50. extern void ld_mmu_tfp(void);
  51. extern void ld_mmu_andes(void);
  52. extern void ld_mmu_sb1(void);
  53. extern void ld_mmu_mips32(void);
  54. extern void r3k_tlb_init(void);
  55. extern void r4k_tlb_init(void);
  56. extern void sb1_tlb_init(void);
  57. void __init loadmmu(void)
  58. {
  59. if (mips_cpu.options & MIPS_CPU_4KTLB) {
  60. #if defined(CONFIG_CPU_R4X00) || defined(CONFIG_CPU_VR41XX) || 
  61.     defined(CONFIG_CPU_R4300) || defined(CONFIG_CPU_R5000) || 
  62.     defined(CONFIG_CPU_NEVADA)
  63. ld_mmu_r4xx0();
  64. r4k_tlb_init();
  65. #endif
  66. #if defined(CONFIG_CPU_RM7000)
  67. ld_mmu_rm7k();
  68. r4k_tlb_init();
  69. #endif
  70. #if defined(CONFIG_CPU_R5432) || defined(CONFIG_CPU_R5500)
  71. ld_mmu_r5432();
  72. r4k_tlb_init();
  73. #endif
  74. #if defined(CONFIG_CPU_TX49XX)
  75. ld_mmu_tx49();
  76. r4k_tlb_init();
  77. #endif
  78. #if defined(CONFIG_CPU_MIPS32) || defined(CONFIG_CPU_MIPS64)
  79. ld_mmu_mips32();
  80. r4k_tlb_init();
  81. #endif
  82. } else switch(mips_cpu.cputype) {
  83. #ifdef CONFIG_CPU_R3000
  84. case CPU_R2000:
  85. case CPU_R3000:
  86. case CPU_R3000A:
  87. case CPU_R3081E:
  88. ld_mmu_r23000();
  89. r3k_tlb_init();
  90. break;
  91. case CPU_TX3912:
  92. case CPU_TX3922:
  93. case CPU_TX3927:
  94. case CPU_TX39XX:
  95. ld_mmu_tx39();
  96. r3k_tlb_init();
  97. break;
  98. #endif
  99. #ifdef CONFIG_CPU_TX39XX
  100. case CPU_TX3912:
  101. case CPU_TX3922:
  102. case CPU_TX3927:
  103. case CPU_TX39XX:
  104. ld_mmu_tx39();
  105. r3k_tlb_init();
  106. break;
  107. #endif
  108. #ifdef CONFIG_CPU_R10000
  109. case CPU_R10000:
  110. case CPU_R12000:
  111. ld_mmu_andes();
  112. r4k_tlb_init();
  113. break;
  114. #endif
  115. #ifdef CONFIG_CPU_SB1
  116. case CPU_SB1:
  117. ld_mmu_sb1();
  118. sb1_tlb_init();
  119. break;
  120. #endif
  121. default:
  122. panic("Yeee, unsupported mmu/cache architecture.");
  123. }
  124. }