I8253f.tan.rpt
上传用户:xuqufe
上传日期:2022-08-10
资源大小:2378k
文件大小:643k
源码类别:

VHDL/FPGA/Verilog

开发平台:

VHDL

  1. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; dataout[1]$latch ; RD         ; RD       ; None                       ; None                       ; 2.716 ns                 ;
  2. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[11]         ; RD         ; RD       ; None                       ; None                       ; 1.934 ns                 ;
  3. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[7]          ; RD         ; RD       ; None                       ; None                       ; 1.881 ns                 ;
  4. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[6]          ; RD         ; RD       ; None                       ; None                       ; 1.880 ns                 ;
  5. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; set1[15]         ; RD         ; RD       ; None                       ; None                       ; 2.774 ns                 ;
  6. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[9]          ; RD         ; RD       ; None                       ; None                       ; 1.733 ns                 ;
  7. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[3]          ; RD         ; RD       ; None                       ; None                       ; 2.139 ns                 ;
  8. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; wover0           ; RD         ; RD       ; None                       ; None                       ; 1.409 ns                 ;
  9. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[2]          ; RD         ; RD       ; None                       ; None                       ; 1.993 ns                 ;
  10. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[13]         ; RD         ; RD       ; None                       ; None                       ; 1.827 ns                 ;
  11. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[12]         ; RD         ; RD       ; None                       ; None                       ; 2.024 ns                 ;
  12. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[4]          ; RD         ; RD       ; None                       ; None                       ; 2.027 ns                 ;
  13. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[4]          ; RD         ; RD       ; None                       ; None                       ; 2.066 ns                 ;
  14. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[10]         ; RD         ; RD       ; None                       ; None                       ; 2.106 ns                 ;
  15. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[8]          ; RD         ; RD       ; None                       ; None                       ; 2.104 ns                 ;
  16. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[14]         ; RD         ; RD       ; None                       ; None                       ; 1.977 ns                 ;
  17. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[9]          ; RD         ; RD       ; None                       ; None                       ; 2.009 ns                 ;
  18. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[11]         ; RD         ; RD       ; None                       ; None                       ; 2.355 ns                 ;
  19. ; Not operational: Clock Skew > Data Delay ; lock[5]  ; dataout[5]$latch ; RD         ; RD       ; None                       ; None                       ; 0.927 ns                 ;
  20. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[15]         ; RD         ; RD       ; None                       ; None                       ; 2.346 ns                 ;
  21. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[5]          ; RD         ; RD       ; None                       ; None                       ; 2.200 ns                 ;
  22. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[3]          ; RD         ; RD       ; None                       ; None                       ; 2.560 ns                 ;
  23. ; Not operational: Clock Skew > Data Delay ; lock[4]  ; dataout[4]$latch ; RD         ; RD       ; None                       ; None                       ; 1.003 ns                 ;
  24. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[2]          ; RD         ; RD       ; None                       ; None                       ; 2.414 ns                 ;
  25. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[12]         ; RD         ; RD       ; None                       ; None                       ; 2.416 ns                 ;
  26. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[1]          ; RD         ; RD       ; None                       ; None                       ; 2.458 ns                 ;
  27. ; Not operational: Clock Skew > Data Delay ; lock[14] ; dataout[6]$latch ; RD         ; RD       ; None                       ; None                       ; 1.085 ns                 ;
  28. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[0]          ; RD         ; RD       ; None                       ; None                       ; 2.475 ns                 ;
  29. ; Not operational: Clock Skew > Data Delay ; lock[12] ; dataout[4]$latch ; RD         ; RD       ; None                       ; None                       ; 1.079 ns                 ;
  30. ; Not operational: Clock Skew > Data Delay ; lock[6]  ; dataout[6]$latch ; RD         ; RD       ; None                       ; None                       ; 0.964 ns                 ;
  31. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[14]         ; RD         ; RD       ; None                       ; None                       ; 2.394 ns                 ;
  32. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[13]         ; RD         ; RD       ; None                       ; None                       ; 2.405 ns                 ;
  33. ; Not operational: Clock Skew > Data Delay ; lock[15] ; dataout[7]$latch ; RD         ; RD       ; None                       ; None                       ; 1.036 ns                 ;
  34. ; Not operational: Clock Skew > Data Delay ; lock[13] ; dataout[5]$latch ; RD         ; RD       ; None                       ; None                       ; 1.257 ns                 ;
  35. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[15]         ; RD         ; RD       ; None                       ; None                       ; 2.751 ns                 ;
  36. ; Not operational: Clock Skew > Data Delay ; lock[2]  ; dataout[2]$latch ; RD         ; RD       ; None                       ; None                       ; 1.009 ns                 ;
  37. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[5]          ; RD         ; RD       ; None                       ; None                       ; 2.619 ns                 ;
  38. ; Not operational: Clock Skew > Data Delay ; lock[3]  ; dataout[3]$latch ; RD         ; RD       ; None                       ; None                       ; 1.073 ns                 ;
  39. ; Not operational: Clock Skew > Data Delay ; lock[7]  ; dataout[7]$latch ; RD         ; RD       ; None                       ; None                       ; 1.218 ns                 ;
  40. ; Not operational: Clock Skew > Data Delay ; lock[8]  ; dataout[0]$latch ; RD         ; RD       ; None                       ; None                       ; 1.028 ns                 ;
  41. ; Not operational: Clock Skew > Data Delay ; cmd1[2]  ; clk_out[1]$latch ; RD         ; RD       ; None                       ; None                       ; 1.959 ns                 ;
  42. ; Not operational: Clock Skew > Data Delay ; lock[11] ; dataout[3]$latch ; RD         ; RD       ; None                       ; None                       ; 1.189 ns                 ;
  43. ; Not operational: Clock Skew > Data Delay ; lock[9]  ; dataout[1]$latch ; RD         ; RD       ; None                       ; None                       ; 1.453 ns                 ;
  44. ; Not operational: Clock Skew > Data Delay ; lock[0]  ; dataout[0]$latch ; RD         ; RD       ; None                       ; None                       ; 1.207 ns                 ;
  45. ; Not operational: Clock Skew > Data Delay ; lock[10] ; dataout[2]$latch ; RD         ; RD       ; None                       ; None                       ; 1.214 ns                 ;
  46. ; Not operational: Clock Skew > Data Delay ; lock[1]  ; dataout[1]$latch ; RD         ; RD       ; None                       ; None                       ; 1.333 ns                 ;
  47. ; Not operational: Clock Skew > Data Delay ; cmd[4]   ; cmd1[4]          ; RD         ; RD       ; None                       ; None                       ; 0.501 ns                 ;
  48. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[7]          ; RD         ; RD       ; None                       ; None                       ; 3.068 ns                 ;
  49. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[6]          ; RD         ; RD       ; None                       ; None                       ; 3.067 ns                 ;
  50. ; Not operational: Clock Skew > Data Delay ; cmd[2]   ; cmd2[2]          ; RD         ; RD       ; None                       ; None                       ; 0.871 ns                 ;
  51. ; Not operational: Clock Skew > Data Delay ; cmd[2]   ; cmd1[2]          ; RD         ; RD       ; None                       ; None                       ; 1.840 ns                 ;
  52. ; Not operational: Clock Skew > Data Delay ; cmd[3]   ; cmd1[3]          ; RD         ; RD       ; None                       ; None                       ; 1.387 ns                 ;
  53. ; Not operational: Clock Skew > Data Delay ; cmd[5]   ; cmd2[5]          ; RD         ; RD       ; None                       ; None                       ; 1.070 ns                 ;
  54. ; Not operational: Clock Skew > Data Delay ; cmd1[3]  ; reg1             ; RD         ; RD       ; None                       ; None                       ; 0.822 ns                 ;
  55. ; Not operational: Clock Skew > Data Delay ; cmd1[3]  ; clk_out[1]$latch ; RD         ; RD       ; None                       ; None                       ; 2.756 ns                 ;
  56. ; Not operational: Clock Skew > Data Delay ; cmd[5]   ; cmd1[5]          ; RD         ; RD       ; None                       ; None                       ; 0.932 ns                 ;
  57. ; Not operational: Clock Skew > Data Delay ; cmd[5]   ; cmd0[5]          ; RD         ; RD       ; None                       ; None                       ; 1.051 ns                 ;
  58. ; Not operational: Clock Skew > Data Delay ; cmd[4]   ; cmd0[4]          ; RD         ; RD       ; None                       ; None                       ; 1.037 ns                 ;
  59. ; Not operational: Clock Skew > Data Delay ; cmd2[2]  ; clk_out[2]$latch ; RD         ; RD       ; None                       ; None                       ; 3.554 ns                 ;
  60. ; Not operational: Clock Skew > Data Delay ; cmd[3]   ; cmd2[3]          ; RD         ; RD       ; None                       ; None                       ; 1.038 ns                 ;
  61. ; Not operational: Clock Skew > Data Delay ; set2[7]  ; clk_out[2]$latch ; RD         ; RD       ; None                       ; None                       ; 1.829 ns                 ;
  62. ; Not operational: Clock Skew > Data Delay ; set2[6]  ; clk_out[2]$latch ; RD         ; RD       ; None                       ; None                       ; 1.681 ns                 ;
  63. ; Not operational: Clock Skew > Data Delay ; cmd[3]   ; cmd0[3]          ; RD         ; RD       ; None                       ; None                       ; 0.850 ns                 ;
  64. ; Not operational: Clock Skew > Data Delay ; cmd[4]   ; cmd2[4]          ; RD         ; RD       ; None                       ; None                       ; 1.477 ns                 ;
  65. ; Not operational: Clock Skew > Data Delay ; cmd0[1]  ; clk_out[0]$latch ; RD         ; RD       ; None                       ; None                       ; 1.220 ns                 ;
  66. ; Not operational: Clock Skew > Data Delay ; cmd2[3]  ; clk_out[2]$latch ; RD         ; RD       ; None                       ; None                       ; 3.890 ns                 ;
  67. ; Not operational: Clock Skew > Data Delay ; set2[2]  ; clk_out[2]$latch ; RD         ; RD       ; None                       ; None                       ; 2.144 ns                 ;
  68. ; Not operational: Clock Skew > Data Delay ; set0[2]  ; clk_out[0]$latch ; RD         ; RD       ; None                       ; None                       ; 2.393 ns                 ;
  69. ; Not operational: Clock Skew > Data Delay ; wlh2[0]  ; wlh2[0]          ; RD         ; RD       ; None                       ; None                       ; 0.488 ns                 ;
  70. ; Not operational: Clock Skew > Data Delay ; wlh2[1]  ; wlh2[1]          ; RD         ; RD       ; None                       ; None                       ; 0.488 ns                 ;
  71. ; Not operational: Clock Skew > Data Delay ; set0[1]  ; clk_out[0]$latch ; RD         ; RD       ; None                       ; None                       ; 2.434 ns                 ;
  72. ; Not operational: Clock Skew > Data Delay ; set1[4]  ; clk_out[1]$latch ; RD         ; RD       ; None                       ; None                       ; 1.286 ns                 ;
  73. ; Not operational: Clock Skew > Data Delay ; set2[5]  ; clk_out[2]$latch ; RD         ; RD       ; None                       ; None                       ; 2.077 ns                 ;
  74. ; Not operational: Clock Skew > Data Delay ; set2[4]  ; clk_out[2]$latch ; RD         ; RD       ; None                       ; None                       ; 2.183 ns                 ;
  75. ; Not operational: Clock Skew > Data Delay ; reg1     ; reg1             ; RD         ; RD       ; None                       ; None                       ; 0.488 ns                 ;
  76. ; Not operational: Clock Skew > Data Delay ; wlh1[1]  ; wlh1[1]          ; RD         ; RD       ; None                       ; None                       ; 0.488 ns                 ;
  77. ; Not operational: Clock Skew > Data Delay ; wlh1[0]  ; wlh1[0]          ; RD         ; RD       ; None                       ; None                       ; 0.488 ns                 ;
  78. ; Not operational: Clock Skew > Data Delay ; cmd[2]   ; cmd0[2]          ; RD         ; RD       ; None                       ; None                       ; 1.573 ns                 ;
  79. ; Not operational: Clock Skew > Data Delay ; set2[3]  ; clk_out[2]$latch ; RD         ; RD       ; None                       ; None                       ; 2.311 ns                 ;
  80. ; Not operational: Clock Skew > Data Delay ; wlh1[0]  ; wlh1[1]          ; RD         ; RD       ; None                       ; None                       ; 0.514 ns                 ;
  81. ; Not operational: Clock Skew > Data Delay ; wlh2[0]  ; wlh2[1]          ; RD         ; RD       ; None                       ; None                       ; 0.628 ns                 ;
  82. ; Not operational: Clock Skew > Data Delay ; set0[7]  ; clk_out[0]$latch ; RD         ; RD       ; None                       ; None                       ; 2.614 ns                 ;
  83. ; Not operational: Clock Skew > Data Delay ; set1[3]  ; clk_out[1]$latch ; RD         ; RD       ; None                       ; None                       ; 1.510 ns                 ;
  84. ; Not operational: Clock Skew > Data Delay ; set0[3]  ; clk_out[0]$latch ; RD         ; RD       ; None                       ; None                       ; 2.715 ns                 ;
  85. ; Not operational: Clock Skew > Data Delay ; set0[6]  ; clk_out[0]$latch ; RD         ; RD       ; None                       ; None                       ; 2.601 ns                 ;
  86. ; Not operational: Clock Skew > Data Delay ; set0[5]  ; clk_out[0]$latch ; RD         ; RD       ; None                       ; None                       ; 2.640 ns                 ;
  87. ; Not operational: Clock Skew > Data Delay ; set0[4]  ; clk_out[0]$latch ; RD         ; RD       ; None                       ; None                       ; 2.741 ns                 ;
  88. ; Not operational: Clock Skew > Data Delay ; cmd1[2]  ; reg1             ; RD         ; RD       ; None                       ; None                       ; 1.844 ns                 ;
  89. ; Not operational: Clock Skew > Data Delay ; set1[2]  ; clk_out[1]$latch ; RD         ; RD       ; None                       ; None                       ; 1.713 ns                 ;
  90. ; Not operational: Clock Skew > Data Delay ; set1[5]  ; clk_out[1]$latch ; RD         ; RD       ; None                       ; None                       ; 1.812 ns                 ;
  91. ; Not operational: Clock Skew > Data Delay ; set1[0]  ; clk_out[1]$latch ; RD         ; RD       ; None                       ; None                       ; 1.854 ns                 ;
  92. ; Not operational: Clock Skew > Data Delay ; set1[6]  ; clk_out[1]$latch ; RD         ; RD       ; None                       ; None                       ; 2.022 ns                 ;
  93. ; Not operational: Clock Skew > Data Delay ; set1[7]  ; clk_out[1]$latch ; RD         ; RD       ; None                       ; None                       ; 2.057 ns                 ;
  94. ; Not operational: Clock Skew > Data Delay ; set2[9]  ; clk_out[2]$latch ; RD         ; RD       ; None                       ; None                       ; 2.343 ns                 ;
  95. +------------------------------------------+----------+------------------+------------+----------+----------------------------+----------------------------+--------------------------+
  96. +-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
  97. ; Clock Hold: 'A1'                                                                                                                                                                    ;
  98. +------------------------------------------+----------+------------------+------------+----------+----------------------------+----------------------------+--------------------------+
  99. ; Minimum Slack                            ; From     ; To               ; From Clock ; To Clock ; Required Hold Relationship ; Required Shortest P2P Time ; Actual Shortest P2P Time ;
  100. +------------------------------------------+----------+------------------+------------+----------+----------------------------+----------------------------+--------------------------+
  101. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; set1[9]          ; A1         ; A1       ; None                       ; None                       ; 1.349 ns                 ;
  102. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; dataout[4]$latch ; A1         ; A1       ; None                       ; None                       ; 1.723 ns                 ;
  103. ; Not operational: Clock Skew > Data Delay ; write1   ; wover1           ; A1         ; A1       ; None                       ; None                       ; 1.420 ns                 ;
  104. ; Not operational: Clock Skew > Data Delay ; cmd1[4]  ; dataout[4]$latch ; A1         ; A1       ; None                       ; None                       ; 2.119 ns                 ;
  105. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; set0[12]         ; A1         ; A1       ; None                       ; None                       ; 1.317 ns                 ;
  106. ; Not operational: Clock Skew > Data Delay ; cmd0[2]  ; clk_out[0]$latch ; A1         ; A1       ; None                       ; None                       ; 0.889 ns                 ;
  107. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; set0[11]         ; A1         ; A1       ; None                       ; None                       ; 1.339 ns                 ;
  108. ; Not operational: Clock Skew > Data Delay ; cmd0[3]  ; clk_out[0]$latch ; A1         ; A1       ; None                       ; None                       ; 0.938 ns                 ;
  109. ; Not operational: Clock Skew > Data Delay ; write2   ; wover2           ; A1         ; A1       ; None                       ; None                       ; 1.358 ns                 ;
  110. ; Not operational: Clock Skew > Data Delay ; cmd[1]   ; cmd0[1]          ; A1         ; A1       ; None                       ; None                       ; 1.088 ns                 ;
  111. ; Not operational: Clock Skew > Data Delay ; cmd2[4]  ; dataout[4]$latch ; A1         ; A1       ; None                       ; None                       ; 1.908 ns                 ;
  112. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; set2[10]         ; A1         ; A1       ; None                       ; None                       ; 1.366 ns                 ;
  113. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; set1[11]         ; A1         ; A1       ; None                       ; None                       ; 1.491 ns                 ;
  114. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; dataout[3]$latch ; A1         ; A1       ; None                       ; None                       ; 1.947 ns                 ;
  115. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; set2[14]         ; A1         ; A1       ; None                       ; None                       ; 1.429 ns                 ;
  116. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; dataout[6]$latch ; A1         ; A1       ; None                       ; None                       ; 1.954 ns                 ;
  117. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; set1[8]          ; A1         ; A1       ; None                       ; None                       ; 1.727 ns                 ;
  118. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; dataout[5]$latch ; A1         ; A1       ; None                       ; None                       ; 1.991 ns                 ;
  119. ; Not operational: Clock Skew > Data Delay ; cmd1[4]  ; dataout[3]$latch ; A1         ; A1       ; None                       ; None                       ; 2.343 ns                 ;
  120. ; Not operational: Clock Skew > Data Delay ; cmd1[4]  ; dataout[6]$latch ; A1         ; A1       ; None                       ; None                       ; 2.350 ns                 ;
  121. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; set2[11]         ; A1         ; A1       ; None                       ; None                       ; 1.528 ns                 ;
  122. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; dataout[4]$latch ; A1         ; A1       ; None                       ; None                       ; 2.476 ns                 ;
  123. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; set0[9]          ; A1         ; A1       ; None                       ; None                       ; 1.662 ns                 ;
  124. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; set0[14]         ; A1         ; A1       ; None                       ; None                       ; 1.485 ns                 ;
  125. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; set1[10]         ; A1         ; A1       ; None                       ; None                       ; 1.861 ns                 ;
  126. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; wover1           ; A1         ; A1       ; None                       ; None                       ; 1.304 ns                 ;
  127. ; Not operational: Clock Skew > Data Delay ; cmd1[4]  ; dataout[5]$latch ; A1         ; A1       ; None                       ; None                       ; 2.387 ns                 ;
  128. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; set0[13]         ; A1         ; A1       ; None                       ; None                       ; 1.525 ns                 ;
  129. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; dataout[0]$latch ; A1         ; A1       ; None                       ; None                       ; 1.979 ns                 ;
  130. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; dataout[2]$latch ; A1         ; A1       ; None                       ; None                       ; 1.979 ns                 ;
  131. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; dataout[7]$latch ; A1         ; A1       ; None                       ; None                       ; 2.166 ns                 ;
  132. ; Not operational: Clock Skew > Data Delay ; read1    ; dataout[4]$latch ; A1         ; A1       ; None                       ; None                       ; 3.280 ns                 ;
  133. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; dataout[1]$latch ; A1         ; A1       ; None                       ; None                       ; 2.110 ns                 ;
  134. ; Not operational: Clock Skew > Data Delay ; read2    ; dataout[4]$latch ; A1         ; A1       ; None                       ; None                       ; 3.114 ns                 ;
  135. ; Not operational: Clock Skew > Data Delay ; cmd[1]   ; cmd1[1]          ; A1         ; A1       ; None                       ; None                       ; 1.566 ns                 ;
  136. ; Not operational: Clock Skew > Data Delay ; cmd2[4]  ; dataout[3]$latch ; A1         ; A1       ; None                       ; None                       ; 2.132 ns                 ;
  137. ; Not operational: Clock Skew > Data Delay ; cmd1[4]  ; wover1           ; A1         ; A1       ; None                       ; None                       ; 1.476 ns                 ;
  138. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; set0[15]         ; A1         ; A1       ; None                       ; None                       ; 1.819 ns                 ;
  139. ; Not operational: Clock Skew > Data Delay ; cmd2[4]  ; dataout[6]$latch ; A1         ; A1       ; None                       ; None                       ; 2.139 ns                 ;
  140. ; Not operational: Clock Skew > Data Delay ; cmd1[4]  ; dataout[0]$latch ; A1         ; A1       ; None                       ; None                       ; 2.375 ns                 ;
  141. ; Not operational: Clock Skew > Data Delay ; cmd1[4]  ; dataout[2]$latch ; A1         ; A1       ; None                       ; None                       ; 2.375 ns                 ;
  142. ; Not operational: Clock Skew > Data Delay ; cmd1[4]  ; dataout[7]$latch ; A1         ; A1       ; None                       ; None                       ; 2.562 ns                 ;
  143. ; Not operational: Clock Skew > Data Delay ; cmd1[4]  ; dataout[1]$latch ; A1         ; A1       ; None                       ; None                       ; 2.506 ns                 ;
  144. ; Not operational: Clock Skew > Data Delay ; cmd2[4]  ; dataout[5]$latch ; A1         ; A1       ; None                       ; None                       ; 2.176 ns                 ;
  145. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; set1[14]         ; A1         ; A1       ; None                       ; None                       ; 1.949 ns                 ;
  146. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; set2[13]         ; A1         ; A1       ; None                       ; None                       ; 1.865 ns                 ;
  147. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; set2[15]         ; A1         ; A1       ; None                       ; None                       ; 1.678 ns                 ;
  148. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; set0[10]         ; A1         ; A1       ; None                       ; None                       ; 1.948 ns                 ;
  149. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; dataout[4]$latch ; A1         ; A1       ; None                       ; None                       ; 2.329 ns                 ;
  150. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; set2[8]          ; A1         ; A1       ; None                       ; None                       ; 1.708 ns                 ;
  151. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; dataout[3]$latch ; A1         ; A1       ; None                       ; None                       ; 2.700 ns                 ;
  152. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; dataout[6]$latch ; A1         ; A1       ; None                       ; None                       ; 2.707 ns                 ;
  153. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; set0[8]          ; A1         ; A1       ; None                       ; None                       ; 1.823 ns                 ;
  154. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; set1[13]         ; A1         ; A1       ; None                       ; None                       ; 2.048 ns                 ;
  155. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; set2[12]         ; A1         ; A1       ; None                       ; None                       ; 1.970 ns                 ;
  156. ; Not operational: Clock Skew > Data Delay ; cmd2[4]  ; dataout[0]$latch ; A1         ; A1       ; None                       ; None                       ; 2.164 ns                 ;
  157. ; Not operational: Clock Skew > Data Delay ; cmd2[4]  ; dataout[2]$latch ; A1         ; A1       ; None                       ; None                       ; 2.164 ns                 ;
  158. ; Not operational: Clock Skew > Data Delay ; cmd2[4]  ; dataout[7]$latch ; A1         ; A1       ; None                       ; None                       ; 2.351 ns                 ;
  159. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; dataout[5]$latch ; A1         ; A1       ; None                       ; None                       ; 2.744 ns                 ;
  160. ; Not operational: Clock Skew > Data Delay ; cmd2[4]  ; dataout[1]$latch ; A1         ; A1       ; None                       ; None                       ; 2.295 ns                 ;
  161. ; Not operational: Clock Skew > Data Delay ; read1    ; dataout[3]$latch ; A1         ; A1       ; None                       ; None                       ; 3.504 ns                 ;
  162. ; Not operational: Clock Skew > Data Delay ; read1    ; dataout[6]$latch ; A1         ; A1       ; None                       ; None                       ; 3.511 ns                 ;
  163. ; Not operational: Clock Skew > Data Delay ; read2    ; dataout[3]$latch ; A1         ; A1       ; None                       ; None                       ; 3.338 ns                 ;
  164. ; Not operational: Clock Skew > Data Delay ; read2    ; dataout[6]$latch ; A1         ; A1       ; None                       ; None                       ; 3.345 ns                 ;
  165. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; set2[9]          ; A1         ; A1       ; None                       ; None                       ; 1.919 ns                 ;
  166. ; Not operational: Clock Skew > Data Delay ; read1    ; dataout[5]$latch ; A1         ; A1       ; None                       ; None                       ; 3.548 ns                 ;
  167. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; set1[12]         ; A1         ; A1       ; None                       ; None                       ; 2.242 ns                 ;
  168. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; wover2           ; A1         ; A1       ; None                       ; None                       ; 1.217 ns                 ;
  169. ; Not operational: Clock Skew > Data Delay ; read2    ; dataout[5]$latch ; A1         ; A1       ; None                       ; None                       ; 3.382 ns                 ;
  170. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; dataout[0]$latch ; A1         ; A1       ; None                       ; None                       ; 2.732 ns                 ;
  171. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; dataout[2]$latch ; A1         ; A1       ; None                       ; None                       ; 2.732 ns                 ;
  172. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; dataout[7]$latch ; A1         ; A1       ; None                       ; None                       ; 2.919 ns                 ;
  173. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; dataout[1]$latch ; A1         ; A1       ; None                       ; None                       ; 2.863 ns                 ;
  174. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; dataout[3]$latch ; A1         ; A1       ; None                       ; None                       ; 2.553 ns                 ;
  175. ; Not operational: Clock Skew > Data Delay ; cmd[1]   ; cmd2[1]          ; A1         ; A1       ; None                       ; None                       ; 0.752 ns                 ;
  176. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; dataout[6]$latch ; A1         ; A1       ; None                       ; None                       ; 2.560 ns                 ;
  177. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[0]          ; A1         ; A1       ; None                       ; None                       ; 1.458 ns                 ;
  178. ; Not operational: Clock Skew > Data Delay ; read1    ; dataout[0]$latch ; A1         ; A1       ; None                       ; None                       ; 3.536 ns                 ;
  179. ; Not operational: Clock Skew > Data Delay ; read1    ; dataout[2]$latch ; A1         ; A1       ; None                       ; None                       ; 3.536 ns                 ;
  180. ; Not operational: Clock Skew > Data Delay ; read1    ; dataout[7]$latch ; A1         ; A1       ; None                       ; None                       ; 3.723 ns                 ;
  181. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; dataout[5]$latch ; A1         ; A1       ; None                       ; None                       ; 2.597 ns                 ;
  182. ; Not operational: Clock Skew > Data Delay ; cmd2[4]  ; wover2           ; A1         ; A1       ; None                       ; None                       ; 1.478 ns                 ;
  183. ; Not operational: Clock Skew > Data Delay ; read2    ; dataout[0]$latch ; A1         ; A1       ; None                       ; None                       ; 3.370 ns                 ;
  184. ; Not operational: Clock Skew > Data Delay ; read2    ; dataout[2]$latch ; A1         ; A1       ; None                       ; None                       ; 3.370 ns                 ;
  185. ; Not operational: Clock Skew > Data Delay ; read1    ; dataout[1]$latch ; A1         ; A1       ; None                       ; None                       ; 3.667 ns                 ;
  186. ; Not operational: Clock Skew > Data Delay ; read2    ; dataout[7]$latch ; A1         ; A1       ; None                       ; None                       ; 3.557 ns                 ;
  187. ; Not operational: Clock Skew > Data Delay ; cmd0[4]  ; wover0           ; A1         ; A1       ; None                       ; None                       ; 0.984 ns                 ;
  188. ; Not operational: Clock Skew > Data Delay ; read2    ; dataout[1]$latch ; A1         ; A1       ; None                       ; None                       ; 3.501 ns                 ;
  189. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; dataout[0]$latch ; A1         ; A1       ; None                       ; None                       ; 2.585 ns                 ;
  190. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; dataout[2]$latch ; A1         ; A1       ; None                       ; None                       ; 2.585 ns                 ;
  191. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; dataout[7]$latch ; A1         ; A1       ; None                       ; None                       ; 2.772 ns                 ;
  192. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[10]         ; A1         ; A1       ; None                       ; None                       ; 1.700 ns                 ;
  193. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[8]          ; A1         ; A1       ; None                       ; None                       ; 1.698 ns                 ;
  194. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[1]          ; A1         ; A1       ; None                       ; None                       ; 1.699 ns                 ;
  195. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; dataout[1]$latch ; A1         ; A1       ; None                       ; None                       ; 2.716 ns                 ;
  196. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[11]         ; A1         ; A1       ; None                       ; None                       ; 1.934 ns                 ;
  197. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[7]          ; A1         ; A1       ; None                       ; None                       ; 1.881 ns                 ;
  198. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[6]          ; A1         ; A1       ; None                       ; None                       ; 1.880 ns                 ;
  199. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; set1[15]         ; A1         ; A1       ; None                       ; None                       ; 2.774 ns                 ;
  200. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[9]          ; A1         ; A1       ; None                       ; None                       ; 1.733 ns                 ;
  201. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[3]          ; A1         ; A1       ; None                       ; None                       ; 2.139 ns                 ;
  202. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; wover0           ; A1         ; A1       ; None                       ; None                       ; 1.409 ns                 ;
  203. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[2]          ; A1         ; A1       ; None                       ; None                       ; 1.993 ns                 ;
  204. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[13]         ; A1         ; A1       ; None                       ; None                       ; 1.827 ns                 ;
  205. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[12]         ; A1         ; A1       ; None                       ; None                       ; 2.024 ns                 ;
  206. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[4]          ; A1         ; A1       ; None                       ; None                       ; 2.027 ns                 ;
  207. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[4]          ; A1         ; A1       ; None                       ; None                       ; 2.066 ns                 ;
  208. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[10]         ; A1         ; A1       ; None                       ; None                       ; 2.106 ns                 ;
  209. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[8]          ; A1         ; A1       ; None                       ; None                       ; 2.104 ns                 ;
  210. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[14]         ; A1         ; A1       ; None                       ; None                       ; 1.977 ns                 ;
  211. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[9]          ; A1         ; A1       ; None                       ; None                       ; 2.009 ns                 ;
  212. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[11]         ; A1         ; A1       ; None                       ; None                       ; 2.355 ns                 ;
  213. ; Not operational: Clock Skew > Data Delay ; lock[5]  ; dataout[5]$latch ; A1         ; A1       ; None                       ; None                       ; 0.927 ns                 ;
  214. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[15]         ; A1         ; A1       ; None                       ; None                       ; 2.346 ns                 ;
  215. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[5]          ; A1         ; A1       ; None                       ; None                       ; 2.200 ns                 ;
  216. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[3]          ; A1         ; A1       ; None                       ; None                       ; 2.560 ns                 ;
  217. ; Not operational: Clock Skew > Data Delay ; lock[4]  ; dataout[4]$latch ; A1         ; A1       ; None                       ; None                       ; 1.003 ns                 ;
  218. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[2]          ; A1         ; A1       ; None                       ; None                       ; 2.414 ns                 ;
  219. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[12]         ; A1         ; A1       ; None                       ; None                       ; 2.416 ns                 ;
  220. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[1]          ; A1         ; A1       ; None                       ; None                       ; 2.458 ns                 ;
  221. ; Not operational: Clock Skew > Data Delay ; lock[14] ; dataout[6]$latch ; A1         ; A1       ; None                       ; None                       ; 1.085 ns                 ;
  222. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[0]          ; A1         ; A1       ; None                       ; None                       ; 2.475 ns                 ;
  223. ; Not operational: Clock Skew > Data Delay ; lock[12] ; dataout[4]$latch ; A1         ; A1       ; None                       ; None                       ; 1.079 ns                 ;
  224. ; Not operational: Clock Skew > Data Delay ; lock[6]  ; dataout[6]$latch ; A1         ; A1       ; None                       ; None                       ; 0.964 ns                 ;
  225. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[14]         ; A1         ; A1       ; None                       ; None                       ; 2.394 ns                 ;
  226. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[13]         ; A1         ; A1       ; None                       ; None                       ; 2.405 ns                 ;
  227. ; Not operational: Clock Skew > Data Delay ; lock[15] ; dataout[7]$latch ; A1         ; A1       ; None                       ; None                       ; 1.036 ns                 ;
  228. ; Not operational: Clock Skew > Data Delay ; lock[13] ; dataout[5]$latch ; A1         ; A1       ; None                       ; None                       ; 1.257 ns                 ;
  229. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[15]         ; A1         ; A1       ; None                       ; None                       ; 2.751 ns                 ;
  230. ; Not operational: Clock Skew > Data Delay ; lock[2]  ; dataout[2]$latch ; A1         ; A1       ; None                       ; None                       ; 1.009 ns                 ;
  231. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[5]          ; A1         ; A1       ; None                       ; None                       ; 2.619 ns                 ;
  232. ; Not operational: Clock Skew > Data Delay ; lock[3]  ; dataout[3]$latch ; A1         ; A1       ; None                       ; None                       ; 1.073 ns                 ;
  233. ; Not operational: Clock Skew > Data Delay ; lock[7]  ; dataout[7]$latch ; A1         ; A1       ; None                       ; None                       ; 1.218 ns                 ;
  234. ; Not operational: Clock Skew > Data Delay ; lock[8]  ; dataout[0]$latch ; A1         ; A1       ; None                       ; None                       ; 1.028 ns                 ;
  235. ; Not operational: Clock Skew > Data Delay ; cmd1[2]  ; clk_out[1]$latch ; A1         ; A1       ; None                       ; None                       ; 1.959 ns                 ;
  236. ; Not operational: Clock Skew > Data Delay ; lock[11] ; dataout[3]$latch ; A1         ; A1       ; None                       ; None                       ; 1.189 ns                 ;
  237. ; Not operational: Clock Skew > Data Delay ; lock[9]  ; dataout[1]$latch ; A1         ; A1       ; None                       ; None                       ; 1.453 ns                 ;
  238. ; Not operational: Clock Skew > Data Delay ; lock[0]  ; dataout[0]$latch ; A1         ; A1       ; None                       ; None                       ; 1.207 ns                 ;
  239. ; Not operational: Clock Skew > Data Delay ; lock[10] ; dataout[2]$latch ; A1         ; A1       ; None                       ; None                       ; 1.214 ns                 ;
  240. ; Not operational: Clock Skew > Data Delay ; lock[1]  ; dataout[1]$latch ; A1         ; A1       ; None                       ; None                       ; 1.333 ns                 ;
  241. ; Not operational: Clock Skew > Data Delay ; cmd[4]   ; cmd1[4]          ; A1         ; A1       ; None                       ; None                       ; 0.501 ns                 ;
  242. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[7]          ; A1         ; A1       ; None                       ; None                       ; 3.068 ns                 ;
  243. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[6]          ; A1         ; A1       ; None                       ; None                       ; 3.067 ns                 ;
  244. ; Not operational: Clock Skew > Data Delay ; cmd[2]   ; cmd2[2]          ; A1         ; A1       ; None                       ; None                       ; 0.871 ns                 ;
  245. ; Not operational: Clock Skew > Data Delay ; cmd[2]   ; cmd1[2]          ; A1         ; A1       ; None                       ; None                       ; 1.840 ns                 ;
  246. ; Not operational: Clock Skew > Data Delay ; cmd[3]   ; cmd1[3]          ; A1         ; A1       ; None                       ; None                       ; 1.387 ns                 ;
  247. ; Not operational: Clock Skew > Data Delay ; cmd[5]   ; cmd2[5]          ; A1         ; A1       ; None                       ; None                       ; 1.070 ns                 ;
  248. ; Not operational: Clock Skew > Data Delay ; cmd1[3]  ; reg1             ; A1         ; A1       ; None                       ; None                       ; 0.822 ns                 ;
  249. ; Not operational: Clock Skew > Data Delay ; cmd1[3]  ; clk_out[1]$latch ; A1         ; A1       ; None                       ; None                       ; 2.756 ns                 ;
  250. ; Not operational: Clock Skew > Data Delay ; cmd[5]   ; cmd1[5]          ; A1         ; A1       ; None                       ; None                       ; 0.932 ns                 ;
  251. ; Not operational: Clock Skew > Data Delay ; cmd[5]   ; cmd0[5]          ; A1         ; A1       ; None                       ; None                       ; 1.051 ns                 ;
  252. ; Not operational: Clock Skew > Data Delay ; cmd[4]   ; cmd0[4]          ; A1         ; A1       ; None                       ; None                       ; 1.037 ns                 ;
  253. ; Not operational: Clock Skew > Data Delay ; cmd2[2]  ; clk_out[2]$latch ; A1         ; A1       ; None                       ; None                       ; 3.554 ns                 ;
  254. ; Not operational: Clock Skew > Data Delay ; cmd[3]   ; cmd2[3]          ; A1         ; A1       ; None                       ; None                       ; 1.038 ns                 ;
  255. ; Not operational: Clock Skew > Data Delay ; cmd[3]   ; cmd0[3]          ; A1         ; A1       ; None                       ; None                       ; 0.850 ns                 ;
  256. ; Not operational: Clock Skew > Data Delay ; cmd[4]   ; cmd2[4]          ; A1         ; A1       ; None                       ; None                       ; 1.477 ns                 ;
  257. ; Not operational: Clock Skew > Data Delay ; cmd0[1]  ; clk_out[0]$latch ; A1         ; A1       ; None                       ; None                       ; 1.220 ns                 ;
  258. ; Not operational: Clock Skew > Data Delay ; cmd2[3]  ; clk_out[2]$latch ; A1         ; A1       ; None                       ; None                       ; 3.890 ns                 ;
  259. ; Not operational: Clock Skew > Data Delay ; set2[7]  ; clk_out[2]$latch ; A1         ; A1       ; None                       ; None                       ; 1.829 ns                 ;
  260. ; Not operational: Clock Skew > Data Delay ; set2[6]  ; clk_out[2]$latch ; A1         ; A1       ; None                       ; None                       ; 1.681 ns                 ;
  261. ; Not operational: Clock Skew > Data Delay ; cmd[2]   ; cmd0[2]          ; A1         ; A1       ; None                       ; None                       ; 1.573 ns                 ;
  262. ; Not operational: Clock Skew > Data Delay ; set1[4]  ; clk_out[1]$latch ; A1         ; A1       ; None                       ; None                       ; 1.286 ns                 ;
  263. ; Not operational: Clock Skew > Data Delay ; reg1     ; reg1             ; A1         ; A1       ; None                       ; None                       ; 0.488 ns                 ;
  264. ; Not operational: Clock Skew > Data Delay ; wlh1[1]  ; wlh1[1]          ; A1         ; A1       ; None                       ; None                       ; 0.488 ns                 ;
  265. ; Not operational: Clock Skew > Data Delay ; wlh1[0]  ; wlh1[0]          ; A1         ; A1       ; None                       ; None                       ; 0.488 ns                 ;
  266. ; Not operational: Clock Skew > Data Delay ; wlh1[0]  ; wlh1[1]          ; A1         ; A1       ; None                       ; None                       ; 0.514 ns                 ;
  267. ; Not operational: Clock Skew > Data Delay ; set2[2]  ; clk_out[2]$latch ; A1         ; A1       ; None                       ; None                       ; 2.144 ns                 ;
  268. ; Not operational: Clock Skew > Data Delay ; set0[2]  ; clk_out[0]$latch ; A1         ; A1       ; None                       ; None                       ; 2.393 ns                 ;
  269. ; Not operational: Clock Skew > Data Delay ; wlh2[0]  ; wlh2[0]          ; A1         ; A1       ; None                       ; None                       ; 0.488 ns                 ;
  270. ; Not operational: Clock Skew > Data Delay ; wlh2[1]  ; wlh2[1]          ; A1         ; A1       ; None                       ; None                       ; 0.488 ns                 ;
  271. ; Not operational: Clock Skew > Data Delay ; set2[5]  ; clk_out[2]$latch ; A1         ; A1       ; None                       ; None                       ; 2.077 ns                 ;
  272. ; Not operational: Clock Skew > Data Delay ; set0[1]  ; clk_out[0]$latch ; A1         ; A1       ; None                       ; None                       ; 2.434 ns                 ;
  273. ; Not operational: Clock Skew > Data Delay ; set2[4]  ; clk_out[2]$latch ; A1         ; A1       ; None                       ; None                       ; 2.183 ns                 ;
  274. ; Not operational: Clock Skew > Data Delay ; set1[3]  ; clk_out[1]$latch ; A1         ; A1       ; None                       ; None                       ; 1.510 ns                 ;
  275. ; Not operational: Clock Skew > Data Delay ; set2[3]  ; clk_out[2]$latch ; A1         ; A1       ; None                       ; None                       ; 2.311 ns                 ;
  276. ; Not operational: Clock Skew > Data Delay ; wlh2[0]  ; wlh2[1]          ; A1         ; A1       ; None                       ; None                       ; 0.628 ns                 ;
  277. ; Not operational: Clock Skew > Data Delay ; cmd1[2]  ; reg1             ; A1         ; A1       ; None                       ; None                       ; 1.844 ns                 ;
  278. ; Not operational: Clock Skew > Data Delay ; set0[7]  ; clk_out[0]$latch ; A1         ; A1       ; None                       ; None                       ; 2.614 ns                 ;
  279. ; Not operational: Clock Skew > Data Delay ; set0[3]  ; clk_out[0]$latch ; A1         ; A1       ; None                       ; None                       ; 2.715 ns                 ;
  280. ; Not operational: Clock Skew > Data Delay ; set0[6]  ; clk_out[0]$latch ; A1         ; A1       ; None                       ; None                       ; 2.601 ns                 ;
  281. ; Not operational: Clock Skew > Data Delay ; set0[5]  ; clk_out[0]$latch ; A1         ; A1       ; None                       ; None                       ; 2.640 ns                 ;
  282. ; Not operational: Clock Skew > Data Delay ; set1[2]  ; clk_out[1]$latch ; A1         ; A1       ; None                       ; None                       ; 1.713 ns                 ;
  283. ; Not operational: Clock Skew > Data Delay ; set0[4]  ; clk_out[0]$latch ; A1         ; A1       ; None                       ; None                       ; 2.741 ns                 ;
  284. ; Not operational: Clock Skew > Data Delay ; set1[5]  ; clk_out[1]$latch ; A1         ; A1       ; None                       ; None                       ; 1.812 ns                 ;
  285. ; Not operational: Clock Skew > Data Delay ; set1[0]  ; clk_out[1]$latch ; A1         ; A1       ; None                       ; None                       ; 1.854 ns                 ;
  286. +------------------------------------------+----------+------------------+------------+----------+----------------------------+----------------------------+--------------------------+
  287. +-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
  288. ; Clock Hold: 'A0'                                                                                                                                                                    ;
  289. +------------------------------------------+----------+------------------+------------+----------+----------------------------+----------------------------+--------------------------+
  290. ; Minimum Slack                            ; From     ; To               ; From Clock ; To Clock ; Required Hold Relationship ; Required Shortest P2P Time ; Actual Shortest P2P Time ;
  291. +------------------------------------------+----------+------------------+------------+----------+----------------------------+----------------------------+--------------------------+
  292. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; set1[9]          ; A0         ; A0       ; None                       ; None                       ; 1.349 ns                 ;
  293. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; dataout[4]$latch ; A0         ; A0       ; None                       ; None                       ; 1.723 ns                 ;
  294. ; Not operational: Clock Skew > Data Delay ; write1   ; wover1           ; A0         ; A0       ; None                       ; None                       ; 1.420 ns                 ;
  295. ; Not operational: Clock Skew > Data Delay ; cmd1[4]  ; dataout[4]$latch ; A0         ; A0       ; None                       ; None                       ; 2.119 ns                 ;
  296. ; Not operational: Clock Skew > Data Delay ; write2   ; wover2           ; A0         ; A0       ; None                       ; None                       ; 1.358 ns                 ;
  297. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; set0[12]         ; A0         ; A0       ; None                       ; None                       ; 1.317 ns                 ;
  298. ; Not operational: Clock Skew > Data Delay ; cmd0[2]  ; clk_out[0]$latch ; A0         ; A0       ; None                       ; None                       ; 0.889 ns                 ;
  299. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; set0[11]         ; A0         ; A0       ; None                       ; None                       ; 1.339 ns                 ;
  300. ; Not operational: Clock Skew > Data Delay ; cmd0[3]  ; clk_out[0]$latch ; A0         ; A0       ; None                       ; None                       ; 0.938 ns                 ;
  301. ; Not operational: Clock Skew > Data Delay ; cmd[1]   ; cmd0[1]          ; A0         ; A0       ; None                       ; None                       ; 1.088 ns                 ;
  302. ; Not operational: Clock Skew > Data Delay ; cmd2[4]  ; dataout[4]$latch ; A0         ; A0       ; None                       ; None                       ; 1.908 ns                 ;
  303. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; set2[10]         ; A0         ; A0       ; None                       ; None                       ; 1.366 ns                 ;
  304. ; Not operational: Clock Skew > Data Delay ; read2    ; dataout[4]$latch ; A0         ; A0       ; None                       ; None                       ; 3.114 ns                 ;
  305. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; set1[11]         ; A0         ; A0       ; None                       ; None                       ; 1.491 ns                 ;
  306. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; dataout[3]$latch ; A0         ; A0       ; None                       ; None                       ; 1.947 ns                 ;
  307. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; set2[14]         ; A0         ; A0       ; None                       ; None                       ; 1.429 ns                 ;
  308. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; dataout[6]$latch ; A0         ; A0       ; None                       ; None                       ; 1.954 ns                 ;
  309. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; set1[8]          ; A0         ; A0       ; None                       ; None                       ; 1.727 ns                 ;
  310. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; dataout[5]$latch ; A0         ; A0       ; None                       ; None                       ; 1.991 ns                 ;
  311. ; Not operational: Clock Skew > Data Delay ; cmd1[4]  ; dataout[3]$latch ; A0         ; A0       ; None                       ; None                       ; 2.343 ns                 ;
  312. ; Not operational: Clock Skew > Data Delay ; cmd1[4]  ; dataout[6]$latch ; A0         ; A0       ; None                       ; None                       ; 2.350 ns                 ;
  313. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; set2[11]         ; A0         ; A0       ; None                       ; None                       ; 1.528 ns                 ;
  314. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; dataout[4]$latch ; A0         ; A0       ; None                       ; None                       ; 2.476 ns                 ;
  315. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; set0[9]          ; A0         ; A0       ; None                       ; None                       ; 1.662 ns                 ;
  316. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; set0[14]         ; A0         ; A0       ; None                       ; None                       ; 1.485 ns                 ;
  317. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; set1[10]         ; A0         ; A0       ; None                       ; None                       ; 1.861 ns                 ;
  318. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; wover1           ; A0         ; A0       ; None                       ; None                       ; 1.304 ns                 ;
  319. ; Not operational: Clock Skew > Data Delay ; cmd1[4]  ; dataout[5]$latch ; A0         ; A0       ; None                       ; None                       ; 2.387 ns                 ;
  320. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; set0[13]         ; A0         ; A0       ; None                       ; None                       ; 1.525 ns                 ;
  321. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; dataout[0]$latch ; A0         ; A0       ; None                       ; None                       ; 1.979 ns                 ;
  322. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; dataout[2]$latch ; A0         ; A0       ; None                       ; None                       ; 1.979 ns                 ;
  323. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; dataout[7]$latch ; A0         ; A0       ; None                       ; None                       ; 2.166 ns                 ;
  324. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; dataout[1]$latch ; A0         ; A0       ; None                       ; None                       ; 2.110 ns                 ;
  325. ; Not operational: Clock Skew > Data Delay ; cmd[1]   ; cmd1[1]          ; A0         ; A0       ; None                       ; None                       ; 1.566 ns                 ;
  326. ; Not operational: Clock Skew > Data Delay ; cmd2[4]  ; dataout[3]$latch ; A0         ; A0       ; None                       ; None                       ; 2.132 ns                 ;
  327. ; Not operational: Clock Skew > Data Delay ; cmd1[4]  ; wover1           ; A0         ; A0       ; None                       ; None                       ; 1.476 ns                 ;
  328. ; Not operational: Clock Skew > Data Delay ; read1    ; dataout[4]$latch ; A0         ; A0       ; None                       ; None                       ; 3.280 ns                 ;
  329. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; set0[15]         ; A0         ; A0       ; None                       ; None                       ; 1.819 ns                 ;
  330. ; Not operational: Clock Skew > Data Delay ; cmd2[4]  ; dataout[6]$latch ; A0         ; A0       ; None                       ; None                       ; 2.139 ns                 ;
  331. ; Not operational: Clock Skew > Data Delay ; read2    ; dataout[3]$latch ; A0         ; A0       ; None                       ; None                       ; 3.338 ns                 ;
  332. ; Not operational: Clock Skew > Data Delay ; cmd1[4]  ; dataout[0]$latch ; A0         ; A0       ; None                       ; None                       ; 2.375 ns                 ;
  333. ; Not operational: Clock Skew > Data Delay ; cmd1[4]  ; dataout[2]$latch ; A0         ; A0       ; None                       ; None                       ; 2.375 ns                 ;
  334. ; Not operational: Clock Skew > Data Delay ; read2    ; dataout[6]$latch ; A0         ; A0       ; None                       ; None                       ; 3.345 ns                 ;
  335. ; Not operational: Clock Skew > Data Delay ; cmd1[4]  ; dataout[7]$latch ; A0         ; A0       ; None                       ; None                       ; 2.562 ns                 ;
  336. ; Not operational: Clock Skew > Data Delay ; cmd1[4]  ; dataout[1]$latch ; A0         ; A0       ; None                       ; None                       ; 2.506 ns                 ;
  337. ; Not operational: Clock Skew > Data Delay ; cmd2[4]  ; dataout[5]$latch ; A0         ; A0       ; None                       ; None                       ; 2.176 ns                 ;
  338. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; set1[14]         ; A0         ; A0       ; None                       ; None                       ; 1.949 ns                 ;
  339. ; Not operational: Clock Skew > Data Delay ; read2    ; dataout[5]$latch ; A0         ; A0       ; None                       ; None                       ; 3.382 ns                 ;
  340. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; set2[13]         ; A0         ; A0       ; None                       ; None                       ; 1.865 ns                 ;
  341. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; set2[15]         ; A0         ; A0       ; None                       ; None                       ; 1.678 ns                 ;
  342. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; set0[10]         ; A0         ; A0       ; None                       ; None                       ; 1.948 ns                 ;
  343. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; dataout[4]$latch ; A0         ; A0       ; None                       ; None                       ; 2.329 ns                 ;
  344. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; set2[8]          ; A0         ; A0       ; None                       ; None                       ; 1.708 ns                 ;
  345. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; dataout[3]$latch ; A0         ; A0       ; None                       ; None                       ; 2.700 ns                 ;
  346. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; dataout[6]$latch ; A0         ; A0       ; None                       ; None                       ; 2.707 ns                 ;
  347. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; set0[8]          ; A0         ; A0       ; None                       ; None                       ; 1.823 ns                 ;
  348. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; set1[13]         ; A0         ; A0       ; None                       ; None                       ; 2.048 ns                 ;
  349. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; set2[12]         ; A0         ; A0       ; None                       ; None                       ; 1.970 ns                 ;
  350. ; Not operational: Clock Skew > Data Delay ; cmd2[4]  ; dataout[0]$latch ; A0         ; A0       ; None                       ; None                       ; 2.164 ns                 ;
  351. ; Not operational: Clock Skew > Data Delay ; cmd2[4]  ; dataout[2]$latch ; A0         ; A0       ; None                       ; None                       ; 2.164 ns                 ;
  352. ; Not operational: Clock Skew > Data Delay ; cmd2[4]  ; dataout[7]$latch ; A0         ; A0       ; None                       ; None                       ; 2.351 ns                 ;
  353. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; dataout[5]$latch ; A0         ; A0       ; None                       ; None                       ; 2.744 ns                 ;
  354. ; Not operational: Clock Skew > Data Delay ; read2    ; dataout[0]$latch ; A0         ; A0       ; None                       ; None                       ; 3.370 ns                 ;
  355. ; Not operational: Clock Skew > Data Delay ; read2    ; dataout[2]$latch ; A0         ; A0       ; None                       ; None                       ; 3.370 ns                 ;
  356. ; Not operational: Clock Skew > Data Delay ; cmd2[4]  ; dataout[1]$latch ; A0         ; A0       ; None                       ; None                       ; 2.295 ns                 ;
  357. ; Not operational: Clock Skew > Data Delay ; read2    ; dataout[7]$latch ; A0         ; A0       ; None                       ; None                       ; 3.557 ns                 ;
  358. ; Not operational: Clock Skew > Data Delay ; read2    ; dataout[1]$latch ; A0         ; A0       ; None                       ; None                       ; 3.501 ns                 ;
  359. ; Not operational: Clock Skew > Data Delay ; read1    ; dataout[3]$latch ; A0         ; A0       ; None                       ; None                       ; 3.504 ns                 ;
  360. ; Not operational: Clock Skew > Data Delay ; read1    ; dataout[6]$latch ; A0         ; A0       ; None                       ; None                       ; 3.511 ns                 ;
  361. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; set2[9]          ; A0         ; A0       ; None                       ; None                       ; 1.919 ns                 ;
  362. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; set1[12]         ; A0         ; A0       ; None                       ; None                       ; 2.242 ns                 ;
  363. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; wover2           ; A0         ; A0       ; None                       ; None                       ; 1.217 ns                 ;
  364. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; dataout[0]$latch ; A0         ; A0       ; None                       ; None                       ; 2.732 ns                 ;
  365. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; dataout[2]$latch ; A0         ; A0       ; None                       ; None                       ; 2.732 ns                 ;
  366. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; dataout[7]$latch ; A0         ; A0       ; None                       ; None                       ; 2.919 ns                 ;
  367. ; Not operational: Clock Skew > Data Delay ; read1    ; dataout[5]$latch ; A0         ; A0       ; None                       ; None                       ; 3.548 ns                 ;
  368. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; dataout[1]$latch ; A0         ; A0       ; None                       ; None                       ; 2.863 ns                 ;
  369. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; dataout[3]$latch ; A0         ; A0       ; None                       ; None                       ; 2.553 ns                 ;
  370. ; Not operational: Clock Skew > Data Delay ; cmd[1]   ; cmd2[1]          ; A0         ; A0       ; None                       ; None                       ; 0.752 ns                 ;
  371. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; dataout[6]$latch ; A0         ; A0       ; None                       ; None                       ; 2.560 ns                 ;
  372. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[0]          ; A0         ; A0       ; None                       ; None                       ; 1.458 ns                 ;
  373. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; dataout[5]$latch ; A0         ; A0       ; None                       ; None                       ; 2.597 ns                 ;
  374. ; Not operational: Clock Skew > Data Delay ; cmd2[4]  ; wover2           ; A0         ; A0       ; None                       ; None                       ; 1.478 ns                 ;
  375. ; Not operational: Clock Skew > Data Delay ; read1    ; dataout[0]$latch ; A0         ; A0       ; None                       ; None                       ; 3.536 ns                 ;
  376. ; Not operational: Clock Skew > Data Delay ; read1    ; dataout[2]$latch ; A0         ; A0       ; None                       ; None                       ; 3.536 ns                 ;
  377. ; Not operational: Clock Skew > Data Delay ; cmd0[4]  ; wover0           ; A0         ; A0       ; None                       ; None                       ; 0.984 ns                 ;
  378. ; Not operational: Clock Skew > Data Delay ; read1    ; dataout[7]$latch ; A0         ; A0       ; None                       ; None                       ; 3.723 ns                 ;
  379. ; Not operational: Clock Skew > Data Delay ; read1    ; dataout[1]$latch ; A0         ; A0       ; None                       ; None                       ; 3.667 ns                 ;
  380. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; dataout[0]$latch ; A0         ; A0       ; None                       ; None                       ; 2.585 ns                 ;
  381. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; dataout[2]$latch ; A0         ; A0       ; None                       ; None                       ; 2.585 ns                 ;
  382. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; dataout[7]$latch ; A0         ; A0       ; None                       ; None                       ; 2.772 ns                 ;
  383. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[10]         ; A0         ; A0       ; None                       ; None                       ; 1.700 ns                 ;
  384. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[8]          ; A0         ; A0       ; None                       ; None                       ; 1.698 ns                 ;
  385. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[1]          ; A0         ; A0       ; None                       ; None                       ; 1.699 ns                 ;
  386. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; dataout[1]$latch ; A0         ; A0       ; None                       ; None                       ; 2.716 ns                 ;
  387. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[11]         ; A0         ; A0       ; None                       ; None                       ; 1.934 ns                 ;
  388. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[7]          ; A0         ; A0       ; None                       ; None                       ; 1.881 ns                 ;
  389. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[6]          ; A0         ; A0       ; None                       ; None                       ; 1.880 ns                 ;
  390. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; set1[15]         ; A0         ; A0       ; None                       ; None                       ; 2.774 ns                 ;
  391. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[9]          ; A0         ; A0       ; None                       ; None                       ; 1.733 ns                 ;
  392. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[3]          ; A0         ; A0       ; None                       ; None                       ; 2.139 ns                 ;
  393. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; wover0           ; A0         ; A0       ; None                       ; None                       ; 1.409 ns                 ;
  394. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[2]          ; A0         ; A0       ; None                       ; None                       ; 1.993 ns                 ;
  395. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[13]         ; A0         ; A0       ; None                       ; None                       ; 1.827 ns                 ;
  396. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[12]         ; A0         ; A0       ; None                       ; None                       ; 2.024 ns                 ;
  397. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[4]          ; A0         ; A0       ; None                       ; None                       ; 2.027 ns                 ;
  398. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[4]          ; A0         ; A0       ; None                       ; None                       ; 2.066 ns                 ;
  399. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[10]         ; A0         ; A0       ; None                       ; None                       ; 2.106 ns                 ;
  400. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[8]          ; A0         ; A0       ; None                       ; None                       ; 2.104 ns                 ;
  401. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[14]         ; A0         ; A0       ; None                       ; None                       ; 1.977 ns                 ;
  402. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[9]          ; A0         ; A0       ; None                       ; None                       ; 2.009 ns                 ;
  403. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[11]         ; A0         ; A0       ; None                       ; None                       ; 2.355 ns                 ;
  404. ; Not operational: Clock Skew > Data Delay ; lock[5]  ; dataout[5]$latch ; A0         ; A0       ; None                       ; None                       ; 0.927 ns                 ;
  405. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[15]         ; A0         ; A0       ; None                       ; None                       ; 2.346 ns                 ;
  406. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[5]          ; A0         ; A0       ; None                       ; None                       ; 2.200 ns                 ;
  407. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[3]          ; A0         ; A0       ; None                       ; None                       ; 2.560 ns                 ;
  408. ; Not operational: Clock Skew > Data Delay ; lock[4]  ; dataout[4]$latch ; A0         ; A0       ; None                       ; None                       ; 1.003 ns                 ;
  409. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[2]          ; A0         ; A0       ; None                       ; None                       ; 2.414 ns                 ;
  410. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[12]         ; A0         ; A0       ; None                       ; None                       ; 2.416 ns                 ;
  411. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[1]          ; A0         ; A0       ; None                       ; None                       ; 2.458 ns                 ;
  412. ; Not operational: Clock Skew > Data Delay ; lock[14] ; dataout[6]$latch ; A0         ; A0       ; None                       ; None                       ; 1.085 ns                 ;
  413. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[0]          ; A0         ; A0       ; None                       ; None                       ; 2.475 ns                 ;
  414. ; Not operational: Clock Skew > Data Delay ; lock[12] ; dataout[4]$latch ; A0         ; A0       ; None                       ; None                       ; 1.079 ns                 ;
  415. ; Not operational: Clock Skew > Data Delay ; lock[6]  ; dataout[6]$latch ; A0         ; A0       ; None                       ; None                       ; 0.964 ns                 ;
  416. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[14]         ; A0         ; A0       ; None                       ; None                       ; 2.394 ns                 ;
  417. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[13]         ; A0         ; A0       ; None                       ; None                       ; 2.405 ns                 ;
  418. ; Not operational: Clock Skew > Data Delay ; lock[15] ; dataout[7]$latch ; A0         ; A0       ; None                       ; None                       ; 1.036 ns                 ;
  419. ; Not operational: Clock Skew > Data Delay ; lock[13] ; dataout[5]$latch ; A0         ; A0       ; None                       ; None                       ; 1.257 ns                 ;
  420. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[15]         ; A0         ; A0       ; None                       ; None                       ; 2.751 ns                 ;
  421. ; Not operational: Clock Skew > Data Delay ; lock[2]  ; dataout[2]$latch ; A0         ; A0       ; None                       ; None                       ; 1.009 ns                 ;
  422. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[5]          ; A0         ; A0       ; None                       ; None                       ; 2.619 ns                 ;
  423. ; Not operational: Clock Skew > Data Delay ; lock[3]  ; dataout[3]$latch ; A0         ; A0       ; None                       ; None                       ; 1.073 ns                 ;
  424. ; Not operational: Clock Skew > Data Delay ; lock[7]  ; dataout[7]$latch ; A0         ; A0       ; None                       ; None                       ; 1.218 ns                 ;
  425. ; Not operational: Clock Skew > Data Delay ; lock[8]  ; dataout[0]$latch ; A0         ; A0       ; None                       ; None                       ; 1.028 ns                 ;
  426. ; Not operational: Clock Skew > Data Delay ; cmd1[2]  ; clk_out[1]$latch ; A0         ; A0       ; None                       ; None                       ; 1.959 ns                 ;
  427. ; Not operational: Clock Skew > Data Delay ; lock[11] ; dataout[3]$latch ; A0         ; A0       ; None                       ; None                       ; 1.189 ns                 ;
  428. ; Not operational: Clock Skew > Data Delay ; lock[9]  ; dataout[1]$latch ; A0         ; A0       ; None                       ; None                       ; 1.453 ns                 ;
  429. ; Not operational: Clock Skew > Data Delay ; lock[0]  ; dataout[0]$latch ; A0         ; A0       ; None                       ; None                       ; 1.207 ns                 ;
  430. ; Not operational: Clock Skew > Data Delay ; lock[10] ; dataout[2]$latch ; A0         ; A0       ; None                       ; None                       ; 1.214 ns                 ;
  431. ; Not operational: Clock Skew > Data Delay ; lock[1]  ; dataout[1]$latch ; A0         ; A0       ; None                       ; None                       ; 1.333 ns                 ;
  432. ; Not operational: Clock Skew > Data Delay ; cmd[4]   ; cmd1[4]          ; A0         ; A0       ; None                       ; None                       ; 0.501 ns                 ;
  433. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[7]          ; A0         ; A0       ; None                       ; None                       ; 3.068 ns                 ;
  434. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[6]          ; A0         ; A0       ; None                       ; None                       ; 3.067 ns                 ;
  435. ; Not operational: Clock Skew > Data Delay ; cmd[2]   ; cmd2[2]          ; A0         ; A0       ; None                       ; None                       ; 0.871 ns                 ;
  436. ; Not operational: Clock Skew > Data Delay ; cmd[2]   ; cmd1[2]          ; A0         ; A0       ; None                       ; None                       ; 1.840 ns                 ;
  437. ; Not operational: Clock Skew > Data Delay ; cmd[3]   ; cmd1[3]          ; A0         ; A0       ; None                       ; None                       ; 1.387 ns                 ;
  438. ; Not operational: Clock Skew > Data Delay ; cmd[5]   ; cmd2[5]          ; A0         ; A0       ; None                       ; None                       ; 1.070 ns                 ;
  439. ; Not operational: Clock Skew > Data Delay ; cmd1[3]  ; reg1             ; A0         ; A0       ; None                       ; None                       ; 0.822 ns                 ;
  440. ; Not operational: Clock Skew > Data Delay ; cmd1[3]  ; clk_out[1]$latch ; A0         ; A0       ; None                       ; None                       ; 2.756 ns                 ;
  441. ; Not operational: Clock Skew > Data Delay ; cmd[5]   ; cmd1[5]          ; A0         ; A0       ; None                       ; None                       ; 0.932 ns                 ;
  442. ; Not operational: Clock Skew > Data Delay ; cmd[5]   ; cmd0[5]          ; A0         ; A0       ; None                       ; None                       ; 1.051 ns                 ;
  443. ; Not operational: Clock Skew > Data Delay ; cmd[4]   ; cmd0[4]          ; A0         ; A0       ; None                       ; None                       ; 1.037 ns                 ;
  444. ; Not operational: Clock Skew > Data Delay ; cmd2[2]  ; clk_out[2]$latch ; A0         ; A0       ; None                       ; None                       ; 3.554 ns                 ;
  445. ; Not operational: Clock Skew > Data Delay ; cmd[3]   ; cmd2[3]          ; A0         ; A0       ; None                       ; None                       ; 1.038 ns                 ;
  446. ; Not operational: Clock Skew > Data Delay ; cmd[3]   ; cmd0[3]          ; A0         ; A0       ; None                       ; None                       ; 0.850 ns                 ;
  447. ; Not operational: Clock Skew > Data Delay ; cmd[4]   ; cmd2[4]          ; A0         ; A0       ; None                       ; None                       ; 1.477 ns                 ;
  448. ; Not operational: Clock Skew > Data Delay ; cmd0[1]  ; clk_out[0]$latch ; A0         ; A0       ; None                       ; None                       ; 1.220 ns                 ;
  449. ; Not operational: Clock Skew > Data Delay ; cmd2[3]  ; clk_out[2]$latch ; A0         ; A0       ; None                       ; None                       ; 3.890 ns                 ;
  450. ; Not operational: Clock Skew > Data Delay ; set2[7]  ; clk_out[2]$latch ; A0         ; A0       ; None                       ; None                       ; 1.829 ns                 ;
  451. ; Not operational: Clock Skew > Data Delay ; set2[6]  ; clk_out[2]$latch ; A0         ; A0       ; None                       ; None                       ; 1.681 ns                 ;
  452. ; Not operational: Clock Skew > Data Delay ; cmd[2]   ; cmd0[2]          ; A0         ; A0       ; None                       ; None                       ; 1.573 ns                 ;
  453. ; Not operational: Clock Skew > Data Delay ; set2[2]  ; clk_out[2]$latch ; A0         ; A0       ; None                       ; None                       ; 2.144 ns                 ;
  454. ; Not operational: Clock Skew > Data Delay ; set0[2]  ; clk_out[0]$latch ; A0         ; A0       ; None                       ; None                       ; 2.393 ns                 ;
  455. ; Not operational: Clock Skew > Data Delay ; wlh2[0]  ; wlh2[0]          ; A0         ; A0       ; None                       ; None                       ; 0.488 ns                 ;
  456. ; Not operational: Clock Skew > Data Delay ; wlh2[1]  ; wlh2[1]          ; A0         ; A0       ; None                       ; None                       ; 0.488 ns                 ;
  457. ; Not operational: Clock Skew > Data Delay ; set0[1]  ; clk_out[0]$latch ; A0         ; A0       ; None                       ; None                       ; 2.434 ns                 ;
  458. ; Not operational: Clock Skew > Data Delay ; set1[4]  ; clk_out[1]$latch ; A0         ; A0       ; None                       ; None                       ; 1.286 ns                 ;
  459. ; Not operational: Clock Skew > Data Delay ; set2[5]  ; clk_out[2]$latch ; A0         ; A0       ; None                       ; None                       ; 2.077 ns                 ;
  460. ; Not operational: Clock Skew > Data Delay ; set2[4]  ; clk_out[2]$latch ; A0         ; A0       ; None                       ; None                       ; 2.183 ns                 ;
  461. ; Not operational: Clock Skew > Data Delay ; reg1     ; reg1             ; A0         ; A0       ; None                       ; None                       ; 0.488 ns                 ;
  462. ; Not operational: Clock Skew > Data Delay ; wlh1[1]  ; wlh1[1]          ; A0         ; A0       ; None                       ; None                       ; 0.488 ns                 ;
  463. ; Not operational: Clock Skew > Data Delay ; wlh1[0]  ; wlh1[0]          ; A0         ; A0       ; None                       ; None                       ; 0.488 ns                 ;
  464. ; Not operational: Clock Skew > Data Delay ; set2[3]  ; clk_out[2]$latch ; A0         ; A0       ; None                       ; None                       ; 2.311 ns                 ;
  465. ; Not operational: Clock Skew > Data Delay ; wlh1[0]  ; wlh1[1]          ; A0         ; A0       ; None                       ; None                       ; 0.514 ns                 ;
  466. ; Not operational: Clock Skew > Data Delay ; wlh2[0]  ; wlh2[1]          ; A0         ; A0       ; None                       ; None                       ; 0.628 ns                 ;
  467. ; Not operational: Clock Skew > Data Delay ; set0[7]  ; clk_out[0]$latch ; A0         ; A0       ; None                       ; None                       ; 2.614 ns                 ;
  468. ; Not operational: Clock Skew > Data Delay ; set1[3]  ; clk_out[1]$latch ; A0         ; A0       ; None                       ; None                       ; 1.510 ns                 ;
  469. ; Not operational: Clock Skew > Data Delay ; set0[3]  ; clk_out[0]$latch ; A0         ; A0       ; None                       ; None                       ; 2.715 ns                 ;
  470. ; Not operational: Clock Skew > Data Delay ; cmd1[2]  ; reg1             ; A0         ; A0       ; None                       ; None                       ; 1.844 ns                 ;
  471. ; Not operational: Clock Skew > Data Delay ; set0[6]  ; clk_out[0]$latch ; A0         ; A0       ; None                       ; None                       ; 2.601 ns                 ;
  472. ; Not operational: Clock Skew > Data Delay ; set0[5]  ; clk_out[0]$latch ; A0         ; A0       ; None                       ; None                       ; 2.640 ns                 ;
  473. ; Not operational: Clock Skew > Data Delay ; set0[4]  ; clk_out[0]$latch ; A0         ; A0       ; None                       ; None                       ; 2.741 ns                 ;
  474. ; Not operational: Clock Skew > Data Delay ; set1[2]  ; clk_out[1]$latch ; A0         ; A0       ; None                       ; None                       ; 1.713 ns                 ;
  475. ; Not operational: Clock Skew > Data Delay ; set1[5]  ; clk_out[1]$latch ; A0         ; A0       ; None                       ; None                       ; 1.812 ns                 ;
  476. +------------------------------------------+----------+------------------+------------+----------+----------------------------+----------------------------+--------------------------+
  477. +-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
  478. ; Clock Hold: 'CS'                                                                                                                                                                    ;
  479. +------------------------------------------+----------+------------------+------------+----------+----------------------------+----------------------------+--------------------------+
  480. ; Minimum Slack                            ; From     ; To               ; From Clock ; To Clock ; Required Hold Relationship ; Required Shortest P2P Time ; Actual Shortest P2P Time ;
  481. +------------------------------------------+----------+------------------+------------+----------+----------------------------+----------------------------+--------------------------+
  482. ; Not operational: Clock Skew > Data Delay ; write2   ; wover2           ; CS         ; CS       ; None                       ; None                       ; 1.358 ns                 ;
  483. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; set1[9]          ; CS         ; CS       ; None                       ; None                       ; 1.349 ns                 ;
  484. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; dataout[4]$latch ; CS         ; CS       ; None                       ; None                       ; 1.723 ns                 ;
  485. ; Not operational: Clock Skew > Data Delay ; write1   ; wover1           ; CS         ; CS       ; None                       ; None                       ; 1.420 ns                 ;
  486. ; Not operational: Clock Skew > Data Delay ; cmd1[4]  ; dataout[4]$latch ; CS         ; CS       ; None                       ; None                       ; 2.119 ns                 ;
  487. ; Not operational: Clock Skew > Data Delay ; read2    ; dataout[4]$latch ; CS         ; CS       ; None                       ; None                       ; 3.114 ns                 ;
  488. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; set0[12]         ; CS         ; CS       ; None                       ; None                       ; 1.317 ns                 ;
  489. ; Not operational: Clock Skew > Data Delay ; cmd0[2]  ; clk_out[0]$latch ; CS         ; CS       ; None                       ; None                       ; 0.889 ns                 ;
  490. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; set0[11]         ; CS         ; CS       ; None                       ; None                       ; 1.339 ns                 ;
  491. ; Not operational: Clock Skew > Data Delay ; cmd0[3]  ; clk_out[0]$latch ; CS         ; CS       ; None                       ; None                       ; 0.938 ns                 ;
  492. ; Not operational: Clock Skew > Data Delay ; cmd[1]   ; cmd0[1]          ; CS         ; CS       ; None                       ; None                       ; 1.088 ns                 ;
  493. ; Not operational: Clock Skew > Data Delay ; cmd2[4]  ; dataout[4]$latch ; CS         ; CS       ; None                       ; None                       ; 1.908 ns                 ;
  494. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; set2[10]         ; CS         ; CS       ; None                       ; None                       ; 1.366 ns                 ;
  495. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; set1[11]         ; CS         ; CS       ; None                       ; None                       ; 1.491 ns                 ;
  496. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; dataout[3]$latch ; CS         ; CS       ; None                       ; None                       ; 1.947 ns                 ;
  497. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; set2[14]         ; CS         ; CS       ; None                       ; None                       ; 1.429 ns                 ;
  498. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; dataout[6]$latch ; CS         ; CS       ; None                       ; None                       ; 1.954 ns                 ;
  499. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; set1[8]          ; CS         ; CS       ; None                       ; None                       ; 1.727 ns                 ;
  500. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; dataout[5]$latch ; CS         ; CS       ; None                       ; None                       ; 1.991 ns                 ;
  501. ; Not operational: Clock Skew > Data Delay ; cmd1[4]  ; dataout[3]$latch ; CS         ; CS       ; None                       ; None                       ; 2.343 ns                 ;
  502. ; Not operational: Clock Skew > Data Delay ; cmd1[4]  ; dataout[6]$latch ; CS         ; CS       ; None                       ; None                       ; 2.350 ns                 ;
  503. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; set2[11]         ; CS         ; CS       ; None                       ; None                       ; 1.528 ns                 ;
  504. ; Not operational: Clock Skew > Data Delay ; read2    ; dataout[3]$latch ; CS         ; CS       ; None                       ; None                       ; 3.338 ns                 ;
  505. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; dataout[4]$latch ; CS         ; CS       ; None                       ; None                       ; 2.476 ns                 ;
  506. ; Not operational: Clock Skew > Data Delay ; read2    ; dataout[6]$latch ; CS         ; CS       ; None                       ; None                       ; 3.345 ns                 ;
  507. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; set0[9]          ; CS         ; CS       ; None                       ; None                       ; 1.662 ns                 ;
  508. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; set0[14]         ; CS         ; CS       ; None                       ; None                       ; 1.485 ns                 ;
  509. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; set1[10]         ; CS         ; CS       ; None                       ; None                       ; 1.861 ns                 ;
  510. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; wover1           ; CS         ; CS       ; None                       ; None                       ; 1.304 ns                 ;
  511. ; Not operational: Clock Skew > Data Delay ; cmd1[4]  ; dataout[5]$latch ; CS         ; CS       ; None                       ; None                       ; 2.387 ns                 ;
  512. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; set0[13]         ; CS         ; CS       ; None                       ; None                       ; 1.525 ns                 ;
  513. ; Not operational: Clock Skew > Data Delay ; read2    ; dataout[5]$latch ; CS         ; CS       ; None                       ; None                       ; 3.382 ns                 ;
  514. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; dataout[0]$latch ; CS         ; CS       ; None                       ; None                       ; 1.979 ns                 ;
  515. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; dataout[2]$latch ; CS         ; CS       ; None                       ; None                       ; 1.979 ns                 ;
  516. ; Not operational: Clock Skew > Data Delay ; read1    ; dataout[4]$latch ; CS         ; CS       ; None                       ; None                       ; 3.280 ns                 ;
  517. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; dataout[7]$latch ; CS         ; CS       ; None                       ; None                       ; 2.166 ns                 ;
  518. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; dataout[1]$latch ; CS         ; CS       ; None                       ; None                       ; 2.110 ns                 ;
  519. ; Not operational: Clock Skew > Data Delay ; cmd[1]   ; cmd1[1]          ; CS         ; CS       ; None                       ; None                       ; 1.566 ns                 ;
  520. ; Not operational: Clock Skew > Data Delay ; cmd2[4]  ; dataout[3]$latch ; CS         ; CS       ; None                       ; None                       ; 2.132 ns                 ;
  521. ; Not operational: Clock Skew > Data Delay ; cmd1[4]  ; wover1           ; CS         ; CS       ; None                       ; None                       ; 1.476 ns                 ;
  522. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; set0[15]         ; CS         ; CS       ; None                       ; None                       ; 1.819 ns                 ;
  523. ; Not operational: Clock Skew > Data Delay ; cmd2[4]  ; dataout[6]$latch ; CS         ; CS       ; None                       ; None                       ; 2.139 ns                 ;
  524. ; Not operational: Clock Skew > Data Delay ; cmd1[4]  ; dataout[0]$latch ; CS         ; CS       ; None                       ; None                       ; 2.375 ns                 ;
  525. ; Not operational: Clock Skew > Data Delay ; cmd1[4]  ; dataout[2]$latch ; CS         ; CS       ; None                       ; None                       ; 2.375 ns                 ;
  526. ; Not operational: Clock Skew > Data Delay ; cmd1[4]  ; dataout[7]$latch ; CS         ; CS       ; None                       ; None                       ; 2.562 ns                 ;
  527. ; Not operational: Clock Skew > Data Delay ; read2    ; dataout[0]$latch ; CS         ; CS       ; None                       ; None                       ; 3.370 ns                 ;
  528. ; Not operational: Clock Skew > Data Delay ; read2    ; dataout[2]$latch ; CS         ; CS       ; None                       ; None                       ; 3.370 ns                 ;
  529. ; Not operational: Clock Skew > Data Delay ; read2    ; dataout[7]$latch ; CS         ; CS       ; None                       ; None                       ; 3.557 ns                 ;
  530. ; Not operational: Clock Skew > Data Delay ; cmd1[4]  ; dataout[1]$latch ; CS         ; CS       ; None                       ; None                       ; 2.506 ns                 ;
  531. ; Not operational: Clock Skew > Data Delay ; cmd2[4]  ; dataout[5]$latch ; CS         ; CS       ; None                       ; None                       ; 2.176 ns                 ;
  532. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; set1[14]         ; CS         ; CS       ; None                       ; None                       ; 1.949 ns                 ;
  533. ; Not operational: Clock Skew > Data Delay ; read2    ; dataout[1]$latch ; CS         ; CS       ; None                       ; None                       ; 3.501 ns                 ;
  534. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; set2[13]         ; CS         ; CS       ; None                       ; None                       ; 1.865 ns                 ;
  535. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; set2[15]         ; CS         ; CS       ; None                       ; None                       ; 1.678 ns                 ;
  536. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; set0[10]         ; CS         ; CS       ; None                       ; None                       ; 1.948 ns                 ;
  537. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; dataout[4]$latch ; CS         ; CS       ; None                       ; None                       ; 2.329 ns                 ;
  538. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; set2[8]          ; CS         ; CS       ; None                       ; None                       ; 1.708 ns                 ;
  539. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; dataout[3]$latch ; CS         ; CS       ; None                       ; None                       ; 2.700 ns                 ;
  540. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; dataout[6]$latch ; CS         ; CS       ; None                       ; None                       ; 2.707 ns                 ;
  541. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; set0[8]          ; CS         ; CS       ; None                       ; None                       ; 1.823 ns                 ;
  542. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; set1[13]         ; CS         ; CS       ; None                       ; None                       ; 2.048 ns                 ;
  543. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; set2[12]         ; CS         ; CS       ; None                       ; None                       ; 1.970 ns                 ;
  544. ; Not operational: Clock Skew > Data Delay ; cmd2[4]  ; dataout[0]$latch ; CS         ; CS       ; None                       ; None                       ; 2.164 ns                 ;
  545. ; Not operational: Clock Skew > Data Delay ; cmd2[4]  ; dataout[2]$latch ; CS         ; CS       ; None                       ; None                       ; 2.164 ns                 ;
  546. ; Not operational: Clock Skew > Data Delay ; cmd2[4]  ; dataout[7]$latch ; CS         ; CS       ; None                       ; None                       ; 2.351 ns                 ;
  547. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; dataout[5]$latch ; CS         ; CS       ; None                       ; None                       ; 2.744 ns                 ;
  548. ; Not operational: Clock Skew > Data Delay ; cmd2[4]  ; dataout[1]$latch ; CS         ; CS       ; None                       ; None                       ; 2.295 ns                 ;
  549. ; Not operational: Clock Skew > Data Delay ; read1    ; dataout[3]$latch ; CS         ; CS       ; None                       ; None                       ; 3.504 ns                 ;
  550. ; Not operational: Clock Skew > Data Delay ; read1    ; dataout[6]$latch ; CS         ; CS       ; None                       ; None                       ; 3.511 ns                 ;
  551. ; Not operational: Clock Skew > Data Delay ; read1    ; dataout[5]$latch ; CS         ; CS       ; None                       ; None                       ; 3.548 ns                 ;
  552. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; set2[9]          ; CS         ; CS       ; None                       ; None                       ; 1.919 ns                 ;
  553. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; set1[12]         ; CS         ; CS       ; None                       ; None                       ; 2.242 ns                 ;
  554. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; wover2           ; CS         ; CS       ; None                       ; None                       ; 1.217 ns                 ;
  555. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; dataout[0]$latch ; CS         ; CS       ; None                       ; None                       ; 2.732 ns                 ;
  556. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; dataout[2]$latch ; CS         ; CS       ; None                       ; None                       ; 2.732 ns                 ;
  557. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; dataout[7]$latch ; CS         ; CS       ; None                       ; None                       ; 2.919 ns                 ;
  558. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; dataout[1]$latch ; CS         ; CS       ; None                       ; None                       ; 2.863 ns                 ;
  559. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; dataout[3]$latch ; CS         ; CS       ; None                       ; None                       ; 2.553 ns                 ;
  560. ; Not operational: Clock Skew > Data Delay ; cmd[1]   ; cmd2[1]          ; CS         ; CS       ; None                       ; None                       ; 0.752 ns                 ;
  561. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; dataout[6]$latch ; CS         ; CS       ; None                       ; None                       ; 2.560 ns                 ;
  562. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[0]          ; CS         ; CS       ; None                       ; None                       ; 1.458 ns                 ;
  563. ; Not operational: Clock Skew > Data Delay ; read1    ; dataout[0]$latch ; CS         ; CS       ; None                       ; None                       ; 3.536 ns                 ;
  564. ; Not operational: Clock Skew > Data Delay ; read1    ; dataout[2]$latch ; CS         ; CS       ; None                       ; None                       ; 3.536 ns                 ;
  565. ; Not operational: Clock Skew > Data Delay ; read1    ; dataout[7]$latch ; CS         ; CS       ; None                       ; None                       ; 3.723 ns                 ;
  566. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; dataout[5]$latch ; CS         ; CS       ; None                       ; None                       ; 2.597 ns                 ;
  567. ; Not operational: Clock Skew > Data Delay ; read1    ; dataout[1]$latch ; CS         ; CS       ; None                       ; None                       ; 3.667 ns                 ;
  568. ; Not operational: Clock Skew > Data Delay ; cmd2[4]  ; wover2           ; CS         ; CS       ; None                       ; None                       ; 1.478 ns                 ;
  569. ; Not operational: Clock Skew > Data Delay ; cmd0[4]  ; wover0           ; CS         ; CS       ; None                       ; None                       ; 0.984 ns                 ;
  570. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; dataout[0]$latch ; CS         ; CS       ; None                       ; None                       ; 2.585 ns                 ;
  571. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; dataout[2]$latch ; CS         ; CS       ; None                       ; None                       ; 2.585 ns                 ;
  572. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; dataout[7]$latch ; CS         ; CS       ; None                       ; None                       ; 2.772 ns                 ;
  573. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[10]         ; CS         ; CS       ; None                       ; None                       ; 1.700 ns                 ;
  574. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[8]          ; CS         ; CS       ; None                       ; None                       ; 1.698 ns                 ;
  575. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[1]          ; CS         ; CS       ; None                       ; None                       ; 1.699 ns                 ;
  576. ; Not operational: Clock Skew > Data Delay ; cmd2[5]  ; dataout[1]$latch ; CS         ; CS       ; None                       ; None                       ; 2.716 ns                 ;
  577. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[11]         ; CS         ; CS       ; None                       ; None                       ; 1.934 ns                 ;
  578. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[7]          ; CS         ; CS       ; None                       ; None                       ; 1.881 ns                 ;
  579. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[6]          ; CS         ; CS       ; None                       ; None                       ; 1.880 ns                 ;
  580. ; Not operational: Clock Skew > Data Delay ; cmd1[5]  ; set1[15]         ; CS         ; CS       ; None                       ; None                       ; 2.774 ns                 ;
  581. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[9]          ; CS         ; CS       ; None                       ; None                       ; 1.733 ns                 ;
  582. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[3]          ; CS         ; CS       ; None                       ; None                       ; 2.139 ns                 ;
  583. ; Not operational: Clock Skew > Data Delay ; cmd0[5]  ; wover0           ; CS         ; CS       ; None                       ; None                       ; 1.409 ns                 ;
  584. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[2]          ; CS         ; CS       ; None                       ; None                       ; 1.993 ns                 ;
  585. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[13]         ; CS         ; CS       ; None                       ; None                       ; 1.827 ns                 ;
  586. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[12]         ; CS         ; CS       ; None                       ; None                       ; 2.024 ns                 ;
  587. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[4]          ; CS         ; CS       ; None                       ; None                       ; 2.027 ns                 ;
  588. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[4]          ; CS         ; CS       ; None                       ; None                       ; 2.066 ns                 ;
  589. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[10]         ; CS         ; CS       ; None                       ; None                       ; 2.106 ns                 ;
  590. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[8]          ; CS         ; CS       ; None                       ; None                       ; 2.104 ns                 ;
  591. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[14]         ; CS         ; CS       ; None                       ; None                       ; 1.977 ns                 ;
  592. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[9]          ; CS         ; CS       ; None                       ; None                       ; 2.009 ns                 ;
  593. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[11]         ; CS         ; CS       ; None                       ; None                       ; 2.355 ns                 ;
  594. ; Not operational: Clock Skew > Data Delay ; lock[5]  ; dataout[5]$latch ; CS         ; CS       ; None                       ; None                       ; 0.927 ns                 ;
  595. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[15]         ; CS         ; CS       ; None                       ; None                       ; 2.346 ns                 ;
  596. ; Not operational: Clock Skew > Data Delay ; cmd[7]   ; lock[5]          ; CS         ; CS       ; None                       ; None                       ; 2.200 ns                 ;
  597. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[3]          ; CS         ; CS       ; None                       ; None                       ; 2.560 ns                 ;
  598. ; Not operational: Clock Skew > Data Delay ; lock[4]  ; dataout[4]$latch ; CS         ; CS       ; None                       ; None                       ; 1.003 ns                 ;
  599. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[2]          ; CS         ; CS       ; None                       ; None                       ; 2.414 ns                 ;
  600. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[12]         ; CS         ; CS       ; None                       ; None                       ; 2.416 ns                 ;
  601. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[1]          ; CS         ; CS       ; None                       ; None                       ; 2.458 ns                 ;
  602. ; Not operational: Clock Skew > Data Delay ; lock[14] ; dataout[6]$latch ; CS         ; CS       ; None                       ; None                       ; 1.085 ns                 ;
  603. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[0]          ; CS         ; CS       ; None                       ; None                       ; 2.475 ns                 ;
  604. ; Not operational: Clock Skew > Data Delay ; lock[12] ; dataout[4]$latch ; CS         ; CS       ; None                       ; None                       ; 1.079 ns                 ;
  605. ; Not operational: Clock Skew > Data Delay ; lock[6]  ; dataout[6]$latch ; CS         ; CS       ; None                       ; None                       ; 0.964 ns                 ;
  606. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[14]         ; CS         ; CS       ; None                       ; None                       ; 2.394 ns                 ;
  607. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[13]         ; CS         ; CS       ; None                       ; None                       ; 2.405 ns                 ;
  608. ; Not operational: Clock Skew > Data Delay ; lock[15] ; dataout[7]$latch ; CS         ; CS       ; None                       ; None                       ; 1.036 ns                 ;
  609. ; Not operational: Clock Skew > Data Delay ; lock[13] ; dataout[5]$latch ; CS         ; CS       ; None                       ; None                       ; 1.257 ns                 ;
  610. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[15]         ; CS         ; CS       ; None                       ; None                       ; 2.751 ns                 ;
  611. ; Not operational: Clock Skew > Data Delay ; lock[2]  ; dataout[2]$latch ; CS         ; CS       ; None                       ; None                       ; 1.009 ns                 ;
  612. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[5]          ; CS         ; CS       ; None                       ; None                       ; 2.619 ns                 ;
  613. ; Not operational: Clock Skew > Data Delay ; lock[3]  ; dataout[3]$latch ; CS         ; CS       ; None                       ; None                       ; 1.073 ns                 ;
  614. ; Not operational: Clock Skew > Data Delay ; lock[7]  ; dataout[7]$latch ; CS         ; CS       ; None                       ; None                       ; 1.218 ns                 ;
  615. ; Not operational: Clock Skew > Data Delay ; lock[8]  ; dataout[0]$latch ; CS         ; CS       ; None                       ; None                       ; 1.028 ns                 ;
  616. ; Not operational: Clock Skew > Data Delay ; cmd1[2]  ; clk_out[1]$latch ; CS         ; CS       ; None                       ; None                       ; 1.959 ns                 ;
  617. ; Not operational: Clock Skew > Data Delay ; lock[11] ; dataout[3]$latch ; CS         ; CS       ; None                       ; None                       ; 1.189 ns                 ;
  618. ; Not operational: Clock Skew > Data Delay ; lock[9]  ; dataout[1]$latch ; CS         ; CS       ; None                       ; None                       ; 1.453 ns                 ;
  619. ; Not operational: Clock Skew > Data Delay ; lock[0]  ; dataout[0]$latch ; CS         ; CS       ; None                       ; None                       ; 1.207 ns                 ;
  620. ; Not operational: Clock Skew > Data Delay ; lock[10] ; dataout[2]$latch ; CS         ; CS       ; None                       ; None                       ; 1.214 ns                 ;
  621. ; Not operational: Clock Skew > Data Delay ; lock[1]  ; dataout[1]$latch ; CS         ; CS       ; None                       ; None                       ; 1.333 ns                 ;
  622. ; Not operational: Clock Skew > Data Delay ; cmd[4]   ; cmd1[4]          ; CS         ; CS       ; None                       ; None                       ; 0.501 ns                 ;
  623. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[7]          ; CS         ; CS       ; None                       ; None                       ; 3.068 ns                 ;
  624. ; Not operational: Clock Skew > Data Delay ; cmd[6]   ; lock[6]          ; CS         ; CS       ; None                       ; None                       ; 3.067 ns                 ;
  625. ; Not operational: Clock Skew > Data Delay ; cmd[2]   ; cmd2[2]          ; CS         ; CS       ; None                       ; None                       ; 0.871 ns                 ;
  626. ; Not operational: Clock Skew > Data Delay ; cmd[2]   ; cmd1[2]          ; CS         ; CS       ; None                       ; None                       ; 1.840 ns                 ;
  627. ; Not operational: Clock Skew > Data Delay ; cmd[3]   ; cmd1[3]          ; CS         ; CS       ; None                       ; None                       ; 1.387 ns                 ;
  628. ; Not operational: Clock Skew > Data Delay ; cmd[5]   ; cmd2[5]          ; CS         ; CS       ; None                       ; None                       ; 1.070 ns                 ;
  629. ; Not operational: Clock Skew > Data Delay ; cmd1[3]  ; reg1             ; CS         ; CS       ; None                       ; None                       ; 0.822 ns                 ;
  630. ; Not operational: Clock Skew > Data Delay ; cmd1[3]  ; clk_out[1]$latch ; CS         ; CS       ; None                       ; None                       ; 2.756 ns                 ;
  631. ; Not operational: Clock Skew > Data Delay ; cmd[5]   ; cmd1[5]          ; CS         ; CS       ; None                       ; None                       ; 0.932 ns                 ;
  632. ; Not operational: Clock Skew > Data Delay ; cmd[5]   ; cmd0[5]          ; CS         ; CS       ; None                       ; None                       ; 1.051 ns                 ;
  633. ; Not operational: Clock Skew > Data Delay ; cmd[4]   ; cmd0[4]          ; CS         ; CS       ; None                       ; None                       ; 1.037 ns                 ;
  634. ; Not operational: Clock Skew > Data Delay ; cmd2[2]  ; clk_out[2]$latch ; CS         ; CS       ; None                       ; None                       ; 3.554 ns                 ;
  635. ; Not operational: Clock Skew > Data Delay ; cmd[3]   ; cmd2[3]          ; CS         ; CS       ; None                       ; None                       ; 1.038 ns                 ;
  636. ; Not operational: Clock Skew > Data Delay ; cmd[3]   ; cmd0[3]          ; CS         ; CS       ; None                       ; None                       ; 0.850 ns                 ;
  637. ; Not operational: Clock Skew > Data Delay ; set2[7]  ; clk_out[2]$latch ; CS         ; CS       ; None                       ; None                       ; 1.829 ns                 ;
  638. ; Not operational: Clock Skew > Data Delay ; set2[6]  ; clk_out[2]$latch ; CS         ; CS       ; None                       ; None                       ; 1.681 ns                 ;
  639. ; Not operational: Clock Skew > Data Delay ; cmd[4]   ; cmd2[4]          ; CS         ; CS       ; None                       ; None                       ; 1.477 ns                 ;
  640. ; Not operational: Clock Skew > Data Delay ; cmd0[1]  ; clk_out[0]$latch ; CS         ; CS       ; None                       ; None                       ; 1.220 ns                 ;
  641. ; Not operational: Clock Skew > Data Delay ; cmd2[3]  ; clk_out[2]$latch ; CS         ; CS       ; None                       ; None                       ; 3.890 ns                 ;
  642. ; Not operational: Clock Skew > Data Delay ; set2[2]  ; clk_out[2]$latch ; CS         ; CS       ; None                       ; None                       ; 2.144 ns                 ;
  643. ; Not operational: Clock Skew > Data Delay ; cmd[2]   ; cmd0[2]          ; CS         ; CS       ; None                       ; None                       ; 1.573 ns                 ;
  644. ; Not operational: Clock Skew > Data Delay ; wlh2[0]  ; wlh2[0]          ; CS         ; CS       ; None                       ; None                       ; 0.488 ns                 ;
  645. ; Not operational: Clock Skew > Data Delay ; wlh2[1]  ; wlh2[1]          ; CS         ; CS       ; None                       ; None                       ; 0.488 ns                 ;
  646. ; Not operational: Clock Skew > Data Delay ; set2[5]  ; clk_out[2]$latch ; CS         ; CS       ; None                       ; None                       ; 2.077 ns                 ;
  647. ; Not operational: Clock Skew > Data Delay ; set2[4]  ; clk_out[2]$latch ; CS         ; CS       ; None                       ; None                       ; 2.183 ns                 ;
  648. ; Not operational: Clock Skew > Data Delay ; set2[3]  ; clk_out[2]$latch ; CS         ; CS       ; None                       ; None                       ; 2.311 ns                 ;
  649. ; Not operational: Clock Skew > Data Delay ; set0[2]  ; clk_out[0]$latch ; CS         ; CS       ; None                       ; None                       ; 2.393 ns                 ;
  650. ; Not operational: Clock Skew > Data Delay ; wlh2[0]  ; wlh2[1]          ; CS         ; CS       ; None                       ; None                       ; 0.628 ns                 ;
  651. ; Not operational: Clock Skew > Data Delay ; set0[1]  ; clk_out[0]$latch ; CS         ; CS       ; None                       ; None                       ; 2.434 ns                 ;
  652. ; Not operational: Clock Skew > Data Delay ; set1[4]  ; clk_out[1]$latch ; CS         ; CS       ; None                       ; None                       ; 1.286 ns                 ;
  653. ; Not operational: Clock Skew > Data Delay ; reg1     ; reg1             ; CS         ; CS       ; None                       ; None                       ; 0.488 ns                 ;
  654. ; Not operational: Clock Skew > Data Delay ; wlh1[1]  ; wlh1[1]          ; CS         ; CS       ; None                       ; None                       ; 0.488 ns                 ;
  655. ; Not operational: Clock Skew > Data Delay ; wlh1[0]  ; wlh1[0]          ; CS         ; CS       ; None                       ; None                       ; 0.488 ns                 ;
  656. ; Not operational: Clock Skew > Data Delay ; wlh1[0]  ; wlh1[1]          ; CS         ; CS       ; None                       ; None                       ; 0.514 ns                 ;
  657. ; Not operational: Clock Skew > Data Delay ; set0[7]  ; clk_out[0]$latch ; CS         ; CS       ; None                       ; None                       ; 2.614 ns                 ;
  658. ; Not operational: Clock Skew > Data Delay ; set1[3]  ; clk_out[1]$latch ; CS         ; CS       ; None                       ; None                       ; 1.510 ns                 ;
  659. ; Not operational: Clock Skew > Data Delay ; set0[3]  ; clk_out[0]$latch ; CS         ; CS       ; None                       ; None                       ; 2.715 ns                 ;
  660. ; Not operational: Clock Skew > Data Delay ; set0[6]  ; clk_out[0]$latch ; CS         ; CS       ; None                       ; None                       ; 2.601 ns                 ;
  661. ; Not operational: Clock Skew > Data Delay ; cmd1[2]  ; reg1             ; CS         ; CS       ; None                       ; None                       ; 1.844 ns                 ;
  662. ; Not operational: Clock Skew > Data Delay ; set0[5]  ; clk_out[0]$latch ; CS         ; CS       ; None                       ; None                       ; 2.640 ns                 ;